适用于10bit 100MSPS流水线ADC的sub-ADC的研究与设计
第一章 引言 | 第1-17页 |
·国内外研究动态和发展趋势 | 第11-14页 |
·研究背景及意义 | 第14-16页 |
·论文的主要内容 | 第16-17页 |
第二章 流水线 ADC 系统分析 | 第17-24页 |
·流水线ADC 的工作原理 | 第17-18页 |
·流水线ADC 的结构分析 | 第18-21页 |
·ADC 系统对子ADC 的限制 | 第21-24页 |
·子ADC 的失调、增益、非线性误差分析 | 第21-22页 |
·子ADC 失调对ADC 系统的影响 | 第22-23页 |
·ADC 系统指标对比较器的限制 | 第23-24页 |
第三章 子 ADC 的电路研究 | 第24-38页 |
·子ADC 的工作原理 | 第24-25页 |
·比较器电路的分析 | 第25-35页 |
·比较器的特性 | 第25-27页 |
·比较器的几种主要结构 | 第27-34页 |
·比较器结构的限制 | 第34-35页 |
·参考电阻串 | 第35-36页 |
·编码电路 | 第36-38页 |
第四章 子ADC 中单元电路设计 | 第38-55页 |
·预放大锁存比较器的设计 | 第38-46页 |
·预放大锁存比较器的结构 | 第38-39页 |
·比较器速度分析与优化 | 第39-41页 |
·比较器的回馈噪声分析及抑制方法 | 第41-43页 |
·比较器的噪声分析 | 第43-44页 |
·比较器的失调分析 | 第44-45页 |
·模拟仿真和结果分析 | 第45-46页 |
·参考电阻串的阻值与回馈噪声 | 第46-48页 |
·编码电路的设计 | 第48-51页 |
·子ADC 单元的联调 | 第51-53页 |
·子ADC 在系统中的仿真 | 第53-55页 |
第五章 版图设计 | 第55-63页 |
·混合信号版图设计 | 第55-58页 |
·芯片总体布局规划(Floorplan) | 第56页 |
·电源线和地线的布局问题 | 第56-57页 |
·全差分设计 | 第57页 |
·保护环 | 第57页 |
·屏蔽 | 第57-58页 |
·其他互连考虑 | 第58页 |
·版图实现 | 第58-63页 |
·比较器的版图设计 | 第59页 |
·多级子 ADC 的版图布局 | 第59-63页 |
第六章 结论 | 第63-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-68页 |
个人简历和攻读硕士期间取得的研究成果 | 第68页 |