基于Nios的MPEG-2码流分析与研究
| 第一章 引言 | 第1-13页 |
| ·数字电视MPEG-2 码流分析仪的背景和意义 | 第10页 |
| ·国内外研究概况及动态 | 第10-11页 |
| ·论文的研究内容 | 第11-12页 |
| ·论文各章章节安排 | 第12-13页 |
| 第二章 MPEG-2 码流分析的理论基础 | 第13-24页 |
| ·传送流系统层分析原理 | 第13-18页 |
| ·包头语法结构 | 第14-15页 |
| ·调整字段语法结构 | 第15-16页 |
| ·节目特殊信息(PSI) | 第16-18页 |
| ·监测的标准和规范 | 第18-23页 |
| ·第一优先组——可解码性的必要条件(基本监测) | 第19-21页 |
| ·第二优先组——相关辅助数据 | 第21-22页 |
| ·第三优先组——相关监视数据 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 SOPC 及其相关技术 | 第24-29页 |
| ·SOPC 技术的发展及其特点 | 第24-25页 |
| ·Nios 软核处理器 | 第25-26页 |
| ·Avalon 总线简介 | 第26-28页 |
| ·Nios II 处理器外围接口 | 第28页 |
| ·本章小结 | 第28-29页 |
| 第四章 系统整体概述 | 第29-37页 |
| ·设计流程 | 第29-31页 |
| ·开发工具及开发板介绍 | 第31-34页 |
| ·开发工具简介 | 第31-32页 |
| ·开发板简介 | 第32-34页 |
| ·本设计的功能说明 | 第34页 |
| ·设计描述 | 第34-36页 |
| ·硬件系统规划 | 第35页 |
| ·软件系统规划 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第五章 系统硬件设计 | 第37-47页 |
| ·系统硬件整体结构 | 第37-40页 |
| ·同步头模块 | 第40-42页 |
| ·自定义逻辑USER_TS_RAM 的实现 | 第42-45页 |
| ·信息提取存储模块(RAM_TS 模块) | 第43-44页 |
| ·总线接口模块(TS_REG 模块) | 第44-45页 |
| ·键盘、LED 及LCD 显示和控制单元 | 第45-46页 |
| ·JTAG 连接器 | 第46页 |
| ·存储器单元 | 第46页 |
| ·本章小结 | 第46-47页 |
| 第六章 系统软件设计 | 第47-69页 |
| ·设计的难点以及重点 | 第47-53页 |
| ·解决串包和数据重复处理问题 | 第47-50页 |
| ·解决丢包问题 | 第50页 |
| ·自定义硬件模块挂接总线问题 | 第50-53页 |
| ·使用HAL 系统库开发程序 | 第53-55页 |
| ·编写应用程序 | 第55-68页 |
| ·System.h 系统描述文件 | 第55-56页 |
| ·码流分析设计的软件主流程 | 第56-58页 |
| ·用户逻辑中断处理子程序 | 第58页 |
| ·PAT、PMT 和CAT 中断处理子程序 | 第58-59页 |
| ·PCR 中断处理子程序 | 第59-65页 |
| ·定时器子程序 | 第65-66页 |
| ·按键、LCD、LED 控制显示子程序 | 第66-68页 |
| ·编写驱动程序 | 第68页 |
| ·本章小结 | 第68-69页 |
| 第七章 实际系统测试结果 | 第69-78页 |
| ·Nios II 集成开发环境(IDE) | 第69-70页 |
| ·测试平台 | 第70页 |
| ·测试结果 | 第70-74页 |
| ·测试所得数据分析 | 第74-77页 |
| ·本章小结 | 第77-78页 |
| 第八章 结论与展望 | 第78-79页 |
| 参考文献 | 第79-80页 |
| 致谢 | 第80-81页 |
| 在学期间的发表的论文 | 第81页 |