摘要 | 第1-8页 |
ABSTRACT | 第8-10页 |
插图索引 | 第10-11页 |
附表索引 | 第11-12页 |
第1章 序言 | 第12-18页 |
·ATM网络现状及其问题 | 第12-13页 |
·网络处理器技术的现状及前景 | 第13-14页 |
·网络流量监测的意义 | 第14-15页 |
·本文的主要工作 | 第15-17页 |
·论文总体结构和章节安排 | 第17-18页 |
第2章 ATM流量监测与网络处理器技术概述 | 第18-27页 |
·ATM流量监测技术 | 第18-22页 |
·ATM网络协议模型 | 第18-19页 |
·ATM信元交换 | 第19-21页 |
·ATM流量监测技术 | 第21-22页 |
·MOTOROLA C5网络处理器技术概述 | 第22-25页 |
·Motorola C5结构 | 第22-23页 |
·Motorola C5工作模式 | 第23-24页 |
·Motorola C5与Intel 2400比较 | 第24-25页 |
·小结 | 第25-27页 |
第3章 ATM流量监测指标设计 | 第27-32页 |
·引言 | 第27页 |
·ATM网络物理层流量监测指标 | 第27-28页 |
·ATM层流量监测指标 | 第28-29页 |
·AAL层流量监测指标 | 第29-30页 |
·小结 | 第30-32页 |
第4章 ATM流量监测探针设计与实现 | 第32-61页 |
·引言 | 第32页 |
·软件结构 | 第32-37页 |
·数据层处理流程 | 第33-34页 |
·与其他模块接口 | 第34页 |
·PCI通道的通信协议 | 第34-35页 |
·HT通道的通信协议 | 第35页 |
·VP和VC粒度统计信息表的结构 | 第35-37页 |
·MANG_UI模块设计实现 | 第37-40页 |
·MANG_UI子模块接口程序关系 | 第37-38页 |
·XP初始化模块设计说明 | 第38-39页 |
·XP主模块设计说明 | 第39-40页 |
·ATM_RECV子模块设计 | 第40-54页 |
·ATM_RECV子模块的内部关系 | 第41-42页 |
·ATM_RECV主模块设计说明 | 第42-43页 |
·ATM_RECV接收线程设计 | 第43-46页 |
·RxSync处理器模块 | 第46-47页 |
·ATM信元定界算法 | 第47-49页 |
·RxByte处理器模块 | 第49-50页 |
·C5中的CAM技术应用 | 第50-53页 |
·VP、VC查表算法 | 第53-54页 |
·AAL5_RAS子模块设计实现 | 第54-60页 |
·AAL5_RAS子模块程序结构关系 | 第55页 |
·AAL5_RAS主模块 | 第55-56页 |
·AAL5_RAS接收模块 | 第56-57页 |
·AAL5_RAS重组发送模块 | 第57-59页 |
·RxByte处理器模块 | 第59页 |
·TxByte处理器模块 | 第59-60页 |
·FP_SEND子模块设计实现 | 第60页 |
·小结 | 第60-61页 |
第5章 实验分析 | 第61-68页 |
·测试环境 | 第61页 |
·测试过程 | 第61-67页 |
·流量指标测试 | 第61-64页 |
·HT通道测试 | 第64-67页 |
·测试结论 | 第67-68页 |
结束语 | 第68-70页 |
参考文献 | 第70-73页 |
致谢 | 第73-75页 |
附录A 参加的主要项目和发表的主要论文 | 第75页 |