高速数据复接器的研究与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 引言 | 第8-13页 |
| 第一节 数字复接技术的发展和研究现状 | 第8-10页 |
| 第二节 课题意义及应用背景 | 第10-13页 |
| 第二章 数字复接基本原理 | 第13-20页 |
| 第一节 数字复接基本概念 | 第13-14页 |
| 第二节 数字复接系列 | 第14页 |
| 第三节 数字复接的方式 | 第14-18页 |
| ·同步复接 | 第15-17页 |
| ·异步复接 | 第17-18页 |
| 第四节 数字复接的方法 | 第18-20页 |
| ·按位复接#n | 第18-19页 |
| ·按字复接 | 第19页 |
| ·按帧复接 | 第19-20页 |
| 第三章 Camera Link接口标准 | 第20-25页 |
| 第一节 信号定义 | 第20-21页 |
| 第二节 信号传输方式 | 第21-23页 |
| 第三节 端口分配 | 第23-25页 |
| 第四章 数字复接器的硬件设计 | 第25-35页 |
| 第一节 电平转换电路 | 第27-30页 |
| 第二节 实时数据存储电路 | 第30-35页 |
| ·FIFO存储器的数据写入 | 第31-32页 |
| ·FIFO存储器的数据读出 | 第32-35页 |
| 第五章 基于CPLD的控制系统的设计与实现 | 第35-58页 |
| 第一节 可编程ASIC及应用简介 | 第35-40页 |
| 第二节 FIFO的写使能控制 | 第40-42页 |
| 第三节 FIFO的读使能控制 | 第42-47页 |
| 第四节 输出帧同步信号的产生 | 第47-50页 |
| 第五节 输出DVAL的产生 | 第50-51页 |
| 第六节 纠错模块 | 第51-56页 |
| 第七节 多路数据选择器的设计与实现 | 第56-58页 |
| 结束语 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61页 |