虚拟任意波形发生器中的FPGA应用研究
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第1章 前言 | 第7-9页 |
·引言 | 第7页 |
·IP产业国内外发展现状 | 第7-8页 |
·PCI IP核研究意义及方法 | 第8页 |
·论文主要内容 | 第8-9页 |
第2章 PCI局部总线 | 第9-17页 |
·PCI概述 | 第9页 |
·PCI总线系统结构 | 第9-10页 |
·PCI总线信号定义 | 第10-11页 |
·PCI信号类型说明 | 第10页 |
·PCI信号定义 | 第10-11页 |
·PCI总线操作 | 第11-14页 |
·总线命令编码 | 第11-12页 |
·PCI总线编译码 | 第12页 |
·PCI总线读写操作 | 第12-14页 |
·PCI配置空间 | 第14-17页 |
·配置空间的组织 | 第15页 |
·配置空间的功能 | 第15-17页 |
第3章 FPGA/CPLD应用研究 | 第17-22页 |
·FPGA与CPLD原理 | 第17-18页 |
·FPGA/CPLD开发技术 | 第18-20页 |
·FPGA/CPLD技术开发流程 | 第18-19页 |
·FPGA/CPLD开发工具 | 第19页 |
·FPGA/CPLD综合优化 | 第19-20页 |
·ALTERA EPF10K20芯片 | 第20页 |
·芯片特点 | 第20页 |
·芯片使用 | 第20页 |
·关于VHDL语言 | 第20-22页 |
第4章 PCI IP核设计 | 第22-29页 |
·IP概述 | 第22页 |
·IP软核的应用 | 第22页 |
·PCI软核的VHDL实现 | 第22-29页 |
·PCI软核设计思想 | 第22-23页 |
·PCI时序控制状态机 | 第23-24页 |
·PCI配置寄存器设计 | 第24-25页 |
·PCI总线数据读写时序设计 | 第25-27页 |
·局部总线数据读写时序设计 | 第27-29页 |
第5章 虚拟任意波形发生器的软硬件设计 | 第29-37页 |
·硬件设计 | 第29-31页 |
·波形发生硬件 | 第29-30页 |
·逻辑控制硬件 | 第30-31页 |
·软件设计 | 第31-37页 |
·PCI设备驱动程序设计 | 第31-34页 |
·上层应用软件设计 | 第34-37页 |
第6章 系统调试 | 第37-43页 |
·调试方法 | 第37-38页 |
·PCI IP核运行结果 | 第38-39页 |
·PCI IP核功能和性能测试 | 第38-39页 |
·PCI IP核的FPGA资源占用 | 第39页 |
·系统测试结果 | 第39-43页 |
第7章 结论与建议 | 第43-44页 |
致谢 | 第44-45页 |
参考文献 | 第45-46页 |
附录 | 第46-47页 |