| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·研究背景 | 第8-9页 |
| ·相关技术的研究和发展现状 | 第9-10页 |
| ·FFT算法的研究现状 | 第9页 |
| ·FFT处理器的研究现状 | 第9-10页 |
| ·FPGA实现FFT的优越性 | 第10页 |
| ·论文工作 | 第10-12页 |
| 第二章 现场可编程逻辑门阵列(FPGA)技术 | 第12-18页 |
| ·FPGA技术概述 | 第12-16页 |
| ·FPGA的产生和发展 | 第12-13页 |
| ·FPGA的优点 | 第13-14页 |
| ·FPGA的实现原理和器件结构 | 第14-16页 |
| ·Stratix II系列FPGA介绍 | 第16-17页 |
| ·硬件描述语言Verilog HDL | 第17-18页 |
| 第三章 快速傅立叶变换(FFT) | 第18-38页 |
| ·直接计算DFT的问题及改进的途径 | 第18-19页 |
| ·基-2 FFT算法 | 第19-27页 |
| ·按时间抽选(DIT)的基-2 FFT算法(库利-图基算法) | 第19-25页 |
| ·按频率抽选(DIF)的基-2 FFT算法(桑德-图基算法) | 第25-27页 |
| ·混合基FFT算法原理 | 第27-34页 |
| ·整数的多基多进制表示形式 | 第27-28页 |
| ·基-r_1×r_2 快速算法 | 第28-30页 |
| ·基-r_1×r_2 ×r_3×…×r_L算法 | 第30-33页 |
| ·理想情况下N为复合数时FFT运算量的估计 | 第33-34页 |
| ·FFT定点算法 | 第34-38页 |
| ·定点表示 | 第34页 |
| ·浮点表示 | 第34-35页 |
| ·块浮点表示 | 第35页 |
| ·定点算法误差分析 | 第35-38页 |
| 第四章 FFT处理器的硬件架构设计 | 第38-48页 |
| ·单一路径反馈延迟结构 | 第38-40页 |
| ·单一路径延迟反馈结构 | 第38-39页 |
| ·混合基级联单一路径延迟流水线 | 第39-40页 |
| ·控制参数的生成 | 第40-41页 |
| ·旋转因子的计算 | 第41-42页 |
| ·FIFO | 第42-45页 |
| ·通用蝶形单元的设计 | 第45-47页 |
| ·2-dots FFT | 第45页 |
| ·3-dots FFT | 第45-46页 |
| ·4-dots FFT | 第46页 |
| ·5-dots FFT | 第46-47页 |
| ·本章总结 | 第47-48页 |
| 第五章 FFT处理器设计方案 | 第48-60页 |
| ·可配置FFT&IFFT组件顶层接口 | 第48-51页 |
| ·单一路径反馈延迟结构的整体控制 | 第51-53页 |
| ·流水线结构设计 | 第51页 |
| ·分解次序的选择 | 第51-52页 |
| ·位扩展的实现 | 第52页 |
| ·归一化的实现 | 第52-53页 |
| ·通用蝶形单元的设计 | 第53-54页 |
| ·蝶形运算功能描述 | 第53页 |
| ·乘加结构 | 第53-54页 |
| ·FIFO的设计 | 第54页 |
| ·旋转因子乘法单元的设计 | 第54-57页 |
| ·旋转因子乘法单元的结构 | 第54页 |
| ·地址产生单元 | 第54-56页 |
| ·ROM查表单元 | 第56页 |
| ·复数乘法单元 | 第56-57页 |
| ·排序单元设计 | 第57-58页 |
| ·功能描述 | 第57页 |
| ·模块在芯片中的位置 | 第57-58页 |
| ·IFFT的实现 | 第58-59页 |
| ·本章总结 | 第59-60页 |
| 第六章 FFT系统仿真测试 | 第60-64页 |
| ·FFT处理器系统性能分析 | 第60页 |
| ·测试结果及分析 | 第60-63页 |
| ·输入仿真数据为高斯分布的随机数 | 第61-63页 |
| ·硬件测试结果 | 第63页 |
| ·本章总结 | 第63-64页 |
| 结束语 | 第64-66页 |
| 致谢 | 第66-68页 |
| 参考文献 | 第68-70页 |