| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·音视频应用背景 | 第9-11页 |
| ·视频信号的特点 | 第10页 |
| ·视频信号的数字化 | 第10-11页 |
| ·数字视频信号的压缩 | 第11页 |
| ·编解码器作用及常用设计方案 | 第11-14页 |
| ·数字电视标准简介 | 第11-12页 |
| ·编解码原理 | 第12-13页 |
| ·图像模型 | 第13-14页 |
| ·本设计的主要目的 | 第14-15页 |
| 第二章 系统相关概念 | 第15-19页 |
| ·DM642 高性能视频专用DSP 简介 | 第15-17页 |
| ·TI CCS 开发环境及实时内核DSP/BIOS | 第17-18页 |
| ·CCS 概述 | 第17页 |
| ·实时内核DSP/BIOS | 第17-18页 |
| ·DSP 开发参考模型RF5 简介 | 第18页 |
| ·本文结构 | 第18-19页 |
| 第三章 硬件系统设计 | 第19-36页 |
| ·原理图设计 | 第19-33页 |
| ·DSP 状态设置 | 第19-21页 |
| ·存储器设计 | 第21-27页 |
| ·视频系统设计 | 第27-30页 |
| ·音频系统设计 | 第30-31页 |
| ·系统的外围通讯部分 | 第31页 |
| ·电源部分 | 第31-33页 |
| ·电路板设计 | 第33-36页 |
| ·硬件系统最终版图 | 第33-34页 |
| ·布板规划+BGA 走线技巧 | 第34-35页 |
| ·SDRAM 高速走线信号完整性 | 第35-36页 |
| 第四章 驱动程序的设计 | 第36-53页 |
| ·片上外设设置 | 第36-37页 |
| ·存储器结构 | 第37-38页 |
| ·系统动态存储部分 | 第37页 |
| ·系统程序存储部分 | 第37-38页 |
| ·通道配置 | 第38-41页 |
| ·增强直接存储器存取(EDMA) | 第38-40页 |
| ·高速缓存优化 | 第40-41页 |
| ·类微驱动 | 第41-43页 |
| ·类驱动模型和选择 | 第41-42页 |
| ·微型驱动模型 | 第42-43页 |
| ·视频编解码芯片部分 | 第43-47页 |
| ·视频输入部分 | 第43-45页 |
| ·视频输出部分 | 第45-47页 |
| ·音频编解码芯片部分 | 第47-49页 |
| ·AIC23 芯片配置 | 第48-49页 |
| ·AIC23 驱动设计 | 第49页 |
| ·系统的外围通讯部分 | 第49页 |
| ·串口通信部分 | 第49页 |
| ·网络接口部分 | 第49页 |
| ·DSP/BIOS 抢占式线程优先设计 | 第49-53页 |
| ·DSP/BIOS 组成结构 | 第50-51页 |
| ·DSP/BIOS 组成结构 | 第51-53页 |
| 第五章 总结 | 第53-56页 |
| ·本论文工作总结 | 第53页 |
| ·对未来工作展望 | 第53-56页 |
| ·在PC 机上实现H.264 算法并进行优化 | 第53页 |
| ·PC 机H.264 代码的DSP 化 | 第53-54页 |
| ·H.264 的DSP 算法优化 | 第54-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-58页 |