| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 研究背景和意义 | 第10-11页 |
| 1.2 研究现状 | 第11-12页 |
| 1.3 研究内容和结构 | 第12-14页 |
| 第二章 回波干扰对消系统简介及其关键指标 | 第14-17页 |
| 2.1 回波干扰对消系统简介 | 第14-15页 |
| 2.2 系统关键指标 | 第15-17页 |
| 第三章 自适应回波干扰对消算法研究及仿真 | 第17-28页 |
| 3.1 自适应算法实现研究 | 第17-23页 |
| 3.1.1 LMS算法 | 第17-19页 |
| 3.1.2 AP算法 | 第19-21页 |
| 3.1.3 RLS算法 | 第21-22页 |
| 3.1.4 算法的比较 | 第22-23页 |
| 3.2 DLMS算法及其在回波干扰对消中的应用 | 第23-27页 |
| 3.2.1 DLMS算法原理 | 第23-24页 |
| 3.2.2 DLMS算法在回波干扰对消中的应用与仿真 | 第24-27页 |
| 3.3 本章小节 | 第27-28页 |
| 第四章 回波干扰对消系统的总体结构 | 第28-38页 |
| 4.1 系统结构简介 | 第28-29页 |
| 4.2 FPGA系统设计 | 第29-34页 |
| 4.2.1 AD模块和DA模块的数据处理 | 第29-32页 |
| 4.2.2 信道化和逆信道化的设计 | 第32-34页 |
| 4.3 射频端的控制 | 第34-35页 |
| 4.4 环路延迟的估计 | 第35-36页 |
| 4.4.1 环路延迟估计的原理 | 第35-36页 |
| 4.4.2 环路延迟估计的实现 | 第36页 |
| 4.5 回波信道的模拟 | 第36-37页 |
| 4.6 本章小结 | 第37-38页 |
| 第五章 回波干扰对消算法的FPGA程序设计 | 第38-53页 |
| 5.1 对消模块的总体结构 | 第38-39页 |
| 5.2 配置模块的设计 | 第39-40页 |
| 5.3 控制模块的设计 | 第40-43页 |
| 5.3.1 控制时序的产生 | 第40-42页 |
| 5.3.2 RAM的读写 | 第42-43页 |
| 5.4 DLMS算法的详细设计 | 第43-49页 |
| 5.4.1 DLMS算法的结构 | 第44-45页 |
| 5.4.2 滤波模块 | 第45-48页 |
| 5.4.3 更新模块 | 第48-49页 |
| 5.5 系统优化 | 第49-51页 |
| 5.6 本章小节 | 第51-53页 |
| 第六章 代码仿真与硬件测试 | 第53-72页 |
| 6.1 Simulink与Modelsim的联合仿真 | 第53-58页 |
| 6.1.1 仿真平台 | 第53-54页 |
| 6.1.2 控制模块的Modelsim仿真 | 第54-55页 |
| 6.1.3 系统仿真 | 第55-58页 |
| 6.2 硬件测试 | 第58-70页 |
| 6.2.1 测试平台 | 第58-60页 |
| 6.2.2 环路延迟测试 | 第60-62页 |
| 6.2.3 环路增益测试 | 第62-63页 |
| 6.2.4 系统功能和指标测试 | 第63-70页 |
| 6.3 本章小结 | 第70-72页 |
| 第七章 总结与展望 | 第72-74页 |
| 7.1 全文工作总结 | 第72页 |
| 7.2 后续工作展望 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 攻硕期间取得的研究成果 | 第78-79页 |