首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的ADC数据后端处理技术的研究

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第11-16页
    1.1 研究目的与意义第11-12页
    1.2 TIADC国内外现状和发展趋势第12-14页
    1.3 本文内容介绍第14-16页
第二章 TIADC的误差来源第16-23页
    2.1 模数转换的评价标准第16-17页
    2.2 TIADC误差的来源第17-22页
        2.2.1 交替采样原理第18页
        2.2.2 TIADC各个误差对系统性能的影响第18-22页
            2.2.2.1 TIADC系统的频域模型第19-20页
            2.2.2.2 TIADC系统偏置误差第20页
            2.2.2.3 TIADC系统增益误差第20-21页
            2.2.2.4 TIADC系统的时钟相位误差第21-22页
    2.3 本章小结第22-23页
第三章 TIADC误差校准算法研究及仿真第23-35页
    3.1 现有的TIADC校准方案的介绍第23-26页
        3.1.1 模拟域校准方法第23-24页
        3.1.2 模数混合域的校准方式第24-25页
        3.1.3 数字后校准方式第25-26页
    3.2 TIADC误差估计第26-28页
    3.3 TIADC数字后校准算法研究及仿真第28-33页
        3.3.1 数字后校准算法比较第28-29页
        3.3.2 拉格朗日多项式插值算法介绍第29-30页
        3.3.3 算法的具体实现介绍第30-31页
        3.3.4 拉格朗日多项式插值误差校准算法的MATLAB仿真第31-33页
    3.4 本章小结第33-35页
第四章 TIADC误差校准算法的软件实现第35-53页
    4.1 基于MXT2001的误差校准算法第35-37页
        4.1.1 MXT2001ADC简介第35-36页
        4.1.2 MXT2001的寄存器配置第36-37页
    4.2 基于MXT2001的数字后端校准技术第37-40页
        4.2.1 FPGA的数据采集第38页
        4.2.2 DSP与FPGA通信方式第38-39页
        4.2.3 DSP的数据读取与ADC误差估计实现第39-40页
    4.3 基于ADC自校准的误差校准第40-47页
        4.3.1 通道数据合并第40-42页
        4.3.2 偏置误差校准第42-43页
        4.3.3 增益误差校准第43页
        4.3.4 时钟相位误差校准第43-47页
    4.4 基于拉格朗日多项式插值算法校准第47-52页
    4.5 本章小结第52-53页
第五章 误差校准算法的FPGA实现第53-73页
    5.1 FPGA的总体框架第53-61页
        5.1.1 误差校准的时钟模块第54-55页
        5.1.2 数据采集控制模块第55-56页
        5.1.3 数据存储模块第56-58页
        5.1.4 DSP接.模块第58-61页
    5.2 FPGA校准电路设计与实现第61-67页
        5.2.1 校准前后DSP控制字第61-62页
        5.2.2 偏置误差、增益误差校准第62-64页
        5.2.3 时钟相位误差校准第64-67页
    5.3 FPGA误差校准测试结果第67-72页
    5.4 本章小结第72-73页
第六章 问题与展望第73-75页
    6.1 调试过程中所遇到的问题及解决方法第73页
    6.2 对TIADC误差研究的展望第73-75页
致谢第75-76页
参考文献第76-78页
附录第78-81页

论文共81页,点击 下载论文
上一篇:大功率太赫兹回旋管电子枪的研究
下一篇:超宽带大动态自动电平控制系统研究