摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-16页 |
1.1 研究目的与意义 | 第11-12页 |
1.2 TIADC国内外现状和发展趋势 | 第12-14页 |
1.3 本文内容介绍 | 第14-16页 |
第二章 TIADC的误差来源 | 第16-23页 |
2.1 模数转换的评价标准 | 第16-17页 |
2.2 TIADC误差的来源 | 第17-22页 |
2.2.1 交替采样原理 | 第18页 |
2.2.2 TIADC各个误差对系统性能的影响 | 第18-22页 |
2.2.2.1 TIADC系统的频域模型 | 第19-20页 |
2.2.2.2 TIADC系统偏置误差 | 第20页 |
2.2.2.3 TIADC系统增益误差 | 第20-21页 |
2.2.2.4 TIADC系统的时钟相位误差 | 第21-22页 |
2.3 本章小结 | 第22-23页 |
第三章 TIADC误差校准算法研究及仿真 | 第23-35页 |
3.1 现有的TIADC校准方案的介绍 | 第23-26页 |
3.1.1 模拟域校准方法 | 第23-24页 |
3.1.2 模数混合域的校准方式 | 第24-25页 |
3.1.3 数字后校准方式 | 第25-26页 |
3.2 TIADC误差估计 | 第26-28页 |
3.3 TIADC数字后校准算法研究及仿真 | 第28-33页 |
3.3.1 数字后校准算法比较 | 第28-29页 |
3.3.2 拉格朗日多项式插值算法介绍 | 第29-30页 |
3.3.3 算法的具体实现介绍 | 第30-31页 |
3.3.4 拉格朗日多项式插值误差校准算法的MATLAB仿真 | 第31-33页 |
3.4 本章小结 | 第33-35页 |
第四章 TIADC误差校准算法的软件实现 | 第35-53页 |
4.1 基于MXT2001的误差校准算法 | 第35-37页 |
4.1.1 MXT2001ADC简介 | 第35-36页 |
4.1.2 MXT2001的寄存器配置 | 第36-37页 |
4.2 基于MXT2001的数字后端校准技术 | 第37-40页 |
4.2.1 FPGA的数据采集 | 第38页 |
4.2.2 DSP与FPGA通信方式 | 第38-39页 |
4.2.3 DSP的数据读取与ADC误差估计实现 | 第39-40页 |
4.3 基于ADC自校准的误差校准 | 第40-47页 |
4.3.1 通道数据合并 | 第40-42页 |
4.3.2 偏置误差校准 | 第42-43页 |
4.3.3 增益误差校准 | 第43页 |
4.3.4 时钟相位误差校准 | 第43-47页 |
4.4 基于拉格朗日多项式插值算法校准 | 第47-52页 |
4.5 本章小结 | 第52-53页 |
第五章 误差校准算法的FPGA实现 | 第53-73页 |
5.1 FPGA的总体框架 | 第53-61页 |
5.1.1 误差校准的时钟模块 | 第54-55页 |
5.1.2 数据采集控制模块 | 第55-56页 |
5.1.3 数据存储模块 | 第56-58页 |
5.1.4 DSP接.模块 | 第58-61页 |
5.2 FPGA校准电路设计与实现 | 第61-67页 |
5.2.1 校准前后DSP控制字 | 第61-62页 |
5.2.2 偏置误差、增益误差校准 | 第62-64页 |
5.2.3 时钟相位误差校准 | 第64-67页 |
5.3 FPGA误差校准测试结果 | 第67-72页 |
5.4 本章小结 | 第72-73页 |
第六章 问题与展望 | 第73-75页 |
6.1 调试过程中所遇到的问题及解决方法 | 第73页 |
6.2 对TIADC误差研究的展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
附录 | 第78-81页 |