摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第9-12页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 国内外发展现状 | 第10-11页 |
1.3 本文主要研究内容 | 第11页 |
1.4 本章小结 | 第11-12页 |
第二章 相控阵超声内镜成像原理 | 第12-18页 |
2.1 相控阵超声成像原理 | 第12-15页 |
2.1.1 超声波的传播特性 | 第12-13页 |
2.1.2 超声内镜成像原理 | 第13-14页 |
2.1.3 相控阵成像原理 | 第14-15页 |
2.2 合成孔径算法 | 第15-17页 |
2.3 本章小结 | 第17-18页 |
第三章 相控阵超声成像系统方案设计 | 第18-31页 |
3.1 国内外系统方案对比 | 第18-22页 |
3.1.1 FPGA采集 + GPU处理、显示 | 第18-19页 |
3.1.2 FPGA采集、处理 + PC机显示 | 第19-20页 |
3.1.3 FPGA采集 + FPGA处理 + FPGA合成 + FPGA通讯 | 第20-21页 |
3.1.4 相控阵超声合成孔径实时成像系统设计 | 第21-22页 |
3.2 发射模块 | 第22-24页 |
3.2.1 发射激励模块 | 第22-23页 |
3.2.2 发射阵元选通模块 | 第23-24页 |
3.3 接收模块 | 第24-27页 |
3.3.1 单路模拟预处理流程 | 第24-25页 |
3.3.2 接收模块结构设计 | 第25-27页 |
3.4 数据传输模块 | 第27-30页 |
3.4.1 PCIe总线概述 | 第27-28页 |
3.4.2 PCIe总线层次结构 | 第28-29页 |
3.4.3 数据传输模块结构设计 | 第29-30页 |
3.5 本章小结 | 第30-31页 |
第四章 PCIe数据传输的FPGA实现 | 第31-51页 |
4.1 AMBA总线协议 | 第32-33页 |
4.2 AXI_Stream_GEN模块 | 第33-36页 |
4.2.1 AXI_Stream_GEN的FPGA实现 | 第33-35页 |
4.2.2 AXI_Stream_GEN的功能仿真 | 第35-36页 |
4.3 VIFIFO_DDR3模块 | 第36-43页 |
4.3.1 AXIS-IC核 | 第36-39页 |
4.3.2 VFIFO核 | 第39-41页 |
4.3.3 AXI-MIG核 | 第41-42页 |
4.3.4 VIFIFO_DDR3模块工作原理 | 第42-43页 |
4.4 PCIe_DMA模块 | 第43-50页 |
4.4.1 PCIe BAR空间 | 第43页 |
4.4.2 PCIe Integrated Block | 第43-45页 |
4.4.3 DMA Back_End Core | 第45-48页 |
4.4.4 DMA描述符 | 第48-49页 |
4.4.5 PCIe_DMA模块工作原理 | 第49-50页 |
4.5 本章小结 | 第50-51页 |
第五章 基于PCIe总线数据采集的实验与分析 | 第51-56页 |
5.1 实验平台搭建 | 第51-52页 |
5.1.1 硬件平台 | 第51页 |
5.1.2 软件平台 | 第51-52页 |
5.2 开发工具简介 | 第52-53页 |
5.3 PCIe数据采集实验 | 第53-54页 |
5.4 PCIe总线传输速率实验 | 第54-55页 |
5.5 本章小结 | 第55-56页 |
第六章 总结与展望 | 第56-57页 |
6.1 总结 | 第56页 |
6.2 展望 | 第56-57页 |
参考文献 | 第57-60页 |
发表论文和参加科研情况说明 | 第60-61页 |
致谢 | 第61-62页 |