摘要 | 第10-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第13-17页 |
1.1 课题背景 | 第13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 课题来源与研究内容 | 第15页 |
1.4 论文结构安排 | 第15-17页 |
第二章 相关理论与关键技术 | 第17-29页 |
2.1 图像采集处理核心ZYNQ介绍 | 第17-20页 |
2.1.1 可编程逻辑单元PL | 第18页 |
2.1.2 处理器系统PS | 第18页 |
2.1.3 PS与PL互联 | 第18-19页 |
2.1.4 存储器系统 | 第19-20页 |
2.2 平台关键技术介绍 | 第20-29页 |
2.2.1. 信号完整性分析 | 第20-23页 |
2.2.2 电源完整性分析 | 第23-24页 |
2.2.3 AXI互联协议 | 第24-29页 |
第三章 高速图像采集处理平台板卡设计 | 第29-52页 |
3.1 板卡原理图设计 | 第30-37页 |
3.1.1 图像采集处理核心电路设计 | 第30-31页 |
3.1.2 存储电路设计 | 第31-33页 |
3.1.3 图像传感器电路设计 | 第33-34页 |
3.1.4 显示电路接口设计 | 第34页 |
3.1.5 控制接口电路设计 | 第34-35页 |
3.1.6 电源电路设计 | 第35-37页 |
3.2 板卡PCB设计 | 第37-52页 |
3.2.1 核心板叠层结构设计与工艺要求 | 第37-39页 |
3.2.2 基于电源完整性的多电源轨供电系统设计与仿真分析 | 第39-41页 |
3.2.3 基于信号完整性的核心链路拓扑端接设计与仿真分析 | 第41-47页 |
3.2.4 基于约束驱动的PCB布线设计 | 第47-52页 |
第四章 高速图像采集处理平台核心IP设计 | 第52-75页 |
4.1 高速传感器图像接口设计 | 第52-61页 |
4.1.1 SelectIO简介 | 第53-54页 |
4.1.2. 数据处理模块 | 第54-59页 |
4.1.3 时钟分配模块 | 第59-61页 |
4.2 图像数据互联通道设计 | 第61-67页 |
4.2.1 图像高速缓存接口 | 第62-66页 |
4.2.2 图像高速处理接口 | 第66-67页 |
4.3 高速图像实时稳定显示接口设计 | 第67-75页 |
4.3.1 VGA接口模块开发 | 第68-71页 |
4.3.2 显示数据处理模块开发 | 第71-73页 |
4.3.3 AXI接口模块开发 | 第73-75页 |
第五章 高速图像采集处理平台系统搭建与测试 | 第75-85页 |
5.1 系统搭建 | 第75-82页 |
5.1.1 基于Vivado Design Suite的逻辑系统建立 | 第75-77页 |
5.1.2 基于SDK的软件工程建立 | 第77-82页 |
5.2 系统测试结果 | 第82-85页 |
5.2.1 系统基本测试 | 第82-83页 |
5.2.2 系统应用测试 | 第83-85页 |
第六章 总结与展望 | 第85-87页 |
6.1 总结 | 第85页 |
6.2 未解决的问题和以后工作展望 | 第85-87页 |
参考文献 | 第87-91页 |
致谢 | 第91-92页 |
攻读硕士期间发表论文及参与项目 | 第92-93页 |
学位论文评阅及答辩情况表 | 第93页 |