| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-16页 |
| ·本课题的研究意义 | 第12-13页 |
| ·本课题的国内外研究现状及发展趋势 | 第13-15页 |
| ·论文结构 | 第15-16页 |
| 第二章 负载均衡算法综述 | 第16-23页 |
| ·哈希均衡算法 | 第16-19页 |
| ·目的地址折叠哈希算法 | 第16-17页 |
| ·源和目的地址折叠哈希算法 | 第17页 |
| ·异或位移哈希算法 | 第17-18页 |
| ·循环冗余校验和(CRC32)哈希算法 | 第18页 |
| ·IPSX 哈希算法 | 第18-19页 |
| ·静态优先权调度算法 | 第19页 |
| ·轮询调度算法和权重轮询调度算法 | 第19-21页 |
| ·轮询调度算法 | 第19-20页 |
| ·权重轮询调度算法 | 第20-21页 |
| ·最少连接数均衡算法 | 第21-22页 |
| ·最快响应时间均衡算法 | 第22-23页 |
| 第三章 HBDC 均衡策略 | 第23-35页 |
| ·负载均衡算法的性能评价指标 | 第23-24页 |
| ·负载均衡算法性能比较 | 第24-26页 |
| ·HBDC 均衡策略 | 第26-31页 |
| ·hash 静态均衡算法 | 第27-28页 |
| ·可控轮询的动态自适应均衡算法 | 第28-31页 |
| ·HBDC 均衡算法性能评估 | 第31-35页 |
| 第四章 HBDC 均衡算法的FPGA 设计与实现 | 第35-51页 |
| ·FPGA 选型及其开发环境介绍 | 第35-38页 |
| ·FPGA 器件选型 | 第35-36页 |
| ·FPGA 设计方法及其开发流程 | 第36-37页 |
| ·Quartus II 软件介绍和Modelsim 仿真工具介绍 | 第37-38页 |
| ·系统总体逻辑设计 | 第38-39页 |
| ·高速负载均衡算法的逻辑设计与实现 | 第39-51页 |
| ·hash 均衡算法的逻辑设计 | 第40-42页 |
| ·可控轮询算法的逻辑设计 | 第42-48页 |
| ·高速负载均衡算法的 Modemsim 时序仿真验证 | 第48-51页 |
| 第五章 HBDC 均衡算法的FPGA 板级验证及性能测试 | 第51-61页 |
| ·FPGA 板级验证工具 SignalTapII 简介 | 第51页 |
| ·IXIA 仪表简介 | 第51-52页 |
| ·板级验证方法 | 第52-54页 |
| ·测试结果和性能分析 | 第54-61页 |
| ·负载均衡度及流量整形性能分析 | 第54-58页 |
| ·丢包率性能分析 | 第58-60页 |
| ·总结 | 第60-61页 |
| 第六章 总结 | 第61-63页 |
| ·总结与展望 | 第61-62页 |
| ·创新性 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 附录 1 负载均衡系统测试平台 | 第66-67页 |
| 附录 2 负载均衡器硬件电路板 | 第67-68页 |
| 附录 3 负载均衡系统逻辑资源消耗情况 | 第68-69页 |
| 论文及专利情况说明 | 第69-70页 |