| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-16页 |
| 第一章 绪论 | 第16-20页 |
| 1.1 课题背景和意义 | 第16页 |
| 1.2 国内外研究现状 | 第16-17页 |
| 1.3 研究内容和论文组织 | 第17-20页 |
| 第二章 复印机扫描控制器功能需求分析与总体方案设计 | 第20-24页 |
| 2.1 复印机控制系统总体架构 | 第20-21页 |
| 2.2 扫描控制器的功能需求分析 | 第21页 |
| 2.3 扫描控制器的总体设计方案 | 第21-23页 |
| 2.3.1 FPGA逻辑模块划分 | 第21-22页 |
| 2.3.2 控制软件总体设计 | 第22-23页 |
| 2.4 硬件平台选择 | 第23页 |
| 2.5 本章小结 | 第23-24页 |
| 第三章 图像缩放模块的设计与实现 | 第24-42页 |
| 3.1 图像缩放算法的选择 | 第24-25页 |
| 3.2 双线性插值算法 | 第25-26页 |
| 3.3 图像缩放模块整体结构设计 | 第26-28页 |
| 3.4 图像缩放模块的逻辑设计 | 第28-32页 |
| 3.4.1 读取源图像数据 | 第28页 |
| 3.4.2 源图像数据缓存 | 第28页 |
| 3.4.3 相邻两行图像数据缓存 | 第28页 |
| 3.4.4 双线性插值计算 | 第28-30页 |
| 3.4.5 目标图像数据缓存 | 第30-32页 |
| 3.4.6 写入目标图像数据 | 第32页 |
| 3.5 图像缩放模块的实现 | 第32-40页 |
| 3.5.1 前端FIFO缓存模块 | 第32-33页 |
| 3.5.2 双口RAM图像行缓冲模块 | 第33-34页 |
| 3.5.3 双线性插值模块 | 第34-36页 |
| 3.5.4 后端FIFO缓存模块 | 第36-37页 |
| 3.5.5 图像数据读写模块 | 第37-39页 |
| 3.5.6 图像缩放控制模块 | 第39-40页 |
| 3.6 本章小结 | 第40-42页 |
| 第四章 图像旋转模块的设计与实现 | 第42-60页 |
| 4.1 DDR2带宽利用率分析 | 第42-43页 |
| 4.2 图像的分块存储及效率 | 第43-45页 |
| 4.3 图像旋转模块整体结构设计 | 第45-46页 |
| 4.4 图像旋转模块的逻辑设计 | 第46-52页 |
| 4.4.1 图像分块存储 | 第46-48页 |
| 4.4.2 分块图像读取 | 第48-49页 |
| 4.4.3 列数据缓存 | 第49-51页 |
| 4.4.4 按列保存图像数据 | 第51-52页 |
| 4.5 图像旋转模块的实现 | 第52-58页 |
| 4.5.1 图像缓存模块 | 第52-53页 |
| 4.5.2 分块存储模块 | 第53-54页 |
| 4.5.3 分块读取模块 | 第54-55页 |
| 4.5.4 图像列缓存模块 | 第55-56页 |
| 4.5.5 列数据写入模块 | 第56-57页 |
| 4.5.6 图像旋转控制模块 | 第57-58页 |
| 4.6 本章小结 | 第58-60页 |
| 第五章 基于SOPC的复印机扫描控制器的集成与实现 | 第60-80页 |
| 5.1 复印机扫描控制器的SOPC架构 | 第60-61页 |
| 5.2 自定义逻辑的封装 | 第61-65页 |
| 5.2.1 图像缩放模块的IP封装 | 第61-64页 |
| 5.2.2 图像旋转模块的IP封装 | 第64-65页 |
| 5.3 基于Nios II的SOPC系统的搭建 | 第65-68页 |
| 5.4 Nios II编程实现对整个扫描过程的控制 | 第68-74页 |
| 5.4.1 扫描原稿和纸盒中纸张大小以及方向的判断 | 第68页 |
| 5.4.2 HT82V38内部寄存器的初始化 | 第68-71页 |
| 5.4.3 扫描电机运动控制 | 第71-72页 |
| 5.4.4 图像缩放控制 | 第72-73页 |
| 5.4.5 图像旋转控制 | 第73-74页 |
| 5.5 系统功能验证 | 第74-78页 |
| 5.5.1 验证方案 | 第74页 |
| 5.5.2 功能测试 | 第74-78页 |
| 5.5.3 性能测试 | 第78页 |
| 5.6 本章小结 | 第78-80页 |
| 第六章 总结与展望 | 第80-82页 |
| 参考文献 | 第82-84页 |
| 致谢 | 第84-86页 |
| 作者简介 | 第86-87页 |