基于RISC处理器的变压器经济运行控制及备自投装置的设计
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第9-13页 |
1.1 课题的背景及意义 | 第9-10页 |
1.2 国内外变压器经济运行及备自投装置研究现状 | 第10-12页 |
1.3 本文的主要工作 | 第12-13页 |
2 变压器经济运行控制的判别方法及算法 | 第13-21页 |
2.1 变压器经济运行的判别方法 | 第13-14页 |
2.2 监控装置的算法选择 | 第14-20页 |
2.2.1 全波傅氏算法 | 第15-17页 |
3.2.2 递推最小二乘法 | 第17-19页 |
3.2.3 带差分滤波环节的全波傅氏算法 | 第19-20页 |
2.3 小结 | 第20-21页 |
3 装置的硬件设计 | 第21-44页 |
3.1 硬件系统设计总体考虑 | 第21页 |
3.2 CPU 方案选型 | 第21-25页 |
3.2.1 几种CPU 方案的比较 | 第21-24页 |
3.2.2 RISC 处理器内核选择 | 第24页 |
3.2.3 RISC 处理器的选择 | 第24-25页 |
3.3 CPU 插件 | 第25-39页 |
3.3.1 MCF5282 微处理器功能介绍 | 第26-30页 |
3.3.2 MCF5282 最小系统硬件实现 | 第30-32页 |
3.3.3 A/D 转换模块电路 | 第32-33页 |
3.3.4 频率测量模块电路 | 第33-34页 |
3.3.5 I~2C 模块电路 | 第34-35页 |
3.3.6 通信模块电路 | 第35-37页 |
3.3.7 开关量接口电路 | 第37页 |
3.3.8 人机交互接口电路 | 第37-39页 |
3.4 电源插件 | 第39页 |
3.5 模拟量输入插件 | 第39-40页 |
3.5.1 交流电压变换电路 | 第39-40页 |
3.5.2 交流电流变换电路 | 第40页 |
3.6 开关量输入插件 | 第40-41页 |
3.7 开关量输出插件 | 第41-42页 |
3.8 装置硬件抗干扰设计 | 第42-43页 |
3.8.1 地线设计 | 第42页 |
3.8.2 退耦电容的配置 | 第42-43页 |
3.8.3 PCB 板层的选择及元器件布局、布线 | 第43页 |
3.9 小结 | 第43-44页 |
4 装置的软件设计 | 第44-60页 |
4.1 软件系统简述 | 第44-45页 |
4.2 主循环模块 | 第45-48页 |
4.2.1 液晶显示 | 第46-47页 |
4.2.2 键盘读取 | 第47-48页 |
4.3 采样中断模块 | 第48-49页 |
4.4 变压器经济运行控制与备自投中断处理模块 | 第49-52页 |
4.4.1 信号特征量的提取 | 第49-50页 |
4.4.2 经济运行控制及备自投功能的软件实现 | 第50-52页 |
4.5 通信中断模块 | 第52-58页 |
4.5.1 串口通信程序模块 | 第52-53页 |
4.5.2 CAN 通信程序模块 | 第53-55页 |
4.5.3 以太网通信程序模块 | 第55-58页 |
4.6 软件抗干扰措施 | 第58-59页 |
4.6.1 软件看门狗 | 第58页 |
4.6.2 装置自检 | 第58-59页 |
4.7 小结 | 第59-60页 |
5 装置的调试 | 第60-67页 |
5.1 调试设备 | 第60-61页 |
5.2 调试方法及结果 | 第61-66页 |
5.2.1 装置的控制功能调试 | 第62-64页 |
5.2.2 装置串口通信的调试 | 第64-66页 |
5.3 小结 | 第66-67页 |
6 结论与展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
附录 | 第73-74页 |