摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 运动目标检测的背景及研究意义 | 第9页 |
1.2 运动目标检测的进展及国内外研究现状 | 第9-10页 |
1.3 FPGA 开发流程介绍 | 第10-12页 |
1.4 ASIC 开发流程介绍 | 第12-13页 |
1.5 课题研究内容及章节安排 | 第13-15页 |
第二章 运动目标检测算法的比较分析 | 第15-23页 |
2.1 背景差分法 | 第15-17页 |
2.1.1 背景差分算法流程 | 第15-16页 |
2.1.2 背景差分算法仿真及分析 | 第16-17页 |
2.2 帧间差分法 | 第17-22页 |
2.2.1 二帧差分算法流程 | 第17-18页 |
2.2.2 三帧差分算法流程 | 第18页 |
2.2.3 三帧边缘差分算法流程 | 第18-19页 |
2.2.4 帧间差分算法仿真及分析 | 第19-22页 |
2.3 本章小结 | 第22-23页 |
第三章 运动目标检测算法的硬件实现 | 第23-38页 |
3.1 中值滤波的硬件实现 | 第23-27页 |
3.2 边缘检测的硬件实现 | 第27-30页 |
3.3 整体算法的硬件实现及测试结果 | 第30-35页 |
3.4 整体算法的 ASIC 实现 | 第35-37页 |
3.5 本章小结 | 第37-38页 |
第四章 基于 FPGA 的运动目标检测系统的硬件搭建 | 第38-52页 |
4.1 运动目标检测系统的整体规划 | 第38-41页 |
4.1.1 FPGA 的基本结构及芯片选择 | 第38-40页 |
4.1.2 运动目标检测系统的整体架构 | 第40-41页 |
4.2 图像数据的获取 | 第41-45页 |
4.2.1 VmodCAM 的初始化 | 第41-44页 |
4.2.2 图像数据的采集 | 第44-45页 |
4.3 图像数据的缓冲及存储 | 第45-48页 |
4.4 图像数据的显示 | 第48-50页 |
4.5 硬件联调的结果显示 | 第50-51页 |
4.6 本章小结 | 第51-52页 |
第五章 总结与展望 | 第52-53页 |
参考文献 | 第53-56页 |
作者简介及攻读学位期间发表的学术论文 | 第56-57页 |
致谢 | 第57页 |