HEVC编码器相关模块的研究与设计
摘要 | 第1-7页 |
ABSTRACT | 第7-9页 |
目录 | 第9-12页 |
第1章 绪论 | 第12-18页 |
·课题背景及意义 | 第12-13页 |
·HEVC的研究动态 | 第13-16页 |
·HEVC标准的发展过程 | 第13-14页 |
·国内外研究动态 | 第14-16页 |
·论文的研究内容及章节安排 | 第16-18页 |
第2章 HEVC编码技术 | 第18-30页 |
·HEVC标准中基本概念 | 第18-21页 |
·HEVC编码架构 | 第21-22页 |
·HEVC关键编码技术 | 第22-29页 |
·本章小结 | 第29-30页 |
第3章 HEVC帧内预测算法优化 | 第30-42页 |
·HEVC帧内预测算法分析 | 第30-33页 |
·提出的基于图像复杂度的CU快速划分算法 | 第33-37页 |
·结果及分析 | 第37-40页 |
·实验配置及参数描述 | 第37页 |
·实验结果及分析 | 第37-40页 |
·本章小结 | 第40-42页 |
第4章 HEVC整数DCT硬件实现优化 | 第42-64页 |
·HEVC整数DCT硬件实现分析 | 第42-44页 |
·传统浮点DCT | 第42-43页 |
·HEVC整数DCT | 第43-44页 |
·提出的基于随机计算的HEVC整数DCT优化架构 | 第44-49页 |
·随机计算算法及运算模块设计 | 第44-48页 |
·基于随机计算的整数DCT架构 | 第48-49页 |
·模块设计与实现 | 第49-56页 |
·数据映射单元设计 | 第49-53页 |
·SCDCT核设计 | 第53-55页 |
·结果转换单元设计 | 第55-56页 |
·提出的高精度的改进结构 | 第56-58页 |
·探究一 | 第56-57页 |
·探究二 | 第57-58页 |
·仿真与实现 | 第58-62页 |
·本章小结 | 第62-64页 |
第5章 HEVC熵编码硬件实现优化 | 第64-86页 |
·HEVC熵编码流程设计 | 第64-68页 |
·二值化 | 第64-65页 |
·上下文建模 | 第65页 |
·算术编码 | 第65-68页 |
·HEVC熵编码硬件设计分析 | 第68-71页 |
·数据依赖问题 | 第68-69页 |
·存储问题 | 第69-70页 |
·并行实现问题 | 第70-71页 |
·提出的基于流水线的CABAC实现架构 | 第71-72页 |
·模块设计 | 第72-78页 |
·二值化模块 | 第72-74页 |
·上下文模型选择和更新模块 | 第74-75页 |
·Range预处理模块 | 第75-76页 |
·Range更新模块 | 第76-77页 |
·Low更新及比特输出模块 | 第77-78页 |
·功能仿真与实现 | 第78-84页 |
·仿真平台搭建 | 第78-79页 |
·仿真与分析 | 第79-83页 |
·逻辑综合 | 第83-84页 |
·FPGA实现 | 第84页 |
·本章小结 | 第84-86页 |
第6章 总结与展望 | 第86-88页 |
·总结 | 第86-87页 |
·展望 | 第87-88页 |
参考文献 | 第88-92页 |
致谢 | 第92-94页 |
在读期间发表的学术论文与参与项目 | 第94页 |