作者简介 | 第1-4页 |
摘要 | 第4-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-28页 |
·研究背景 | 第10-12页 |
·路由器 SoC 关键技术 | 第12-15页 |
·路由器 SoC 的拓扑结构及片内通信技术 | 第12-13页 |
·路由器 SoC 互连结构诊断技术 | 第13-14页 |
·深度包检测技术及特征匹配技术 | 第14页 |
·路由器 SoC 系统功能仿真验证平台 | 第14-15页 |
·路由器 SoC 国内外研究现状 | 第15-25页 |
·路由器 SoC 的拓扑结构及片内通信技术研究 | 第15-20页 |
·路由器 SoC 互连结构诊断技术的相关研究 | 第20-21页 |
·深度包检测技术及特征匹配技术相关研究 | 第21-23页 |
·路由器 SoC 功能仿真验证平台的相关研究 | 第23-25页 |
·论文主要工作及创新点 | 第25-26页 |
·论文结构 | 第26-28页 |
第二章 路由器 SoC 拓扑结构及片内通信技术研究 | 第28-58页 |
·基于 M bius 立方体的最短路径路由算法 | 第28-42页 |
·相关研究 | 第28-29页 |
·M bius 立方体 | 第29-31页 |
·求解 M bius 立方体最短路径 | 第31-34页 |
·M bius 立方体的最短路径路由算法 | 第34-37页 |
·仿真结果 | 第37-39页 |
·M bius 立方体的任意最短路径路由算法 | 第39-42页 |
·分层路由交叉互连 Mesh 结构及路由算法 | 第42-52页 |
·HRCM 的拓扑结构 | 第43-47页 |
·HXY 路由算法 | 第47-48页 |
·HRCM 网络的仿真与性能分析 | 第48-51页 |
·HRCM 结构的 3D 扩展 | 第51-52页 |
·双层双环路由器 SoC 结构及路由算法 | 第52-57页 |
·双层环网的路由器 SoC 结构 | 第52-53页 |
·环网路由器 SoC 结构的路由算法 | 第53-56页 |
·仿真结果 | 第56-57页 |
·本章小结 | 第57-58页 |
第三章 路由器 SoC 互连结构诊断技术研究 | 第58-70页 |
·互连结构诊断技术研究 | 第58-62页 |
·互连结构的故障诊断 | 第58-59页 |
·系统级故障诊断 | 第59页 |
·系统级诊断模型简介 | 第59-62页 |
·PMC 模型下 HRCM 互连结构的一种条件诊断算法 | 第62-66页 |
·一些相关的定义和定理 | 第63-65页 |
·PMC 模型下 HRCM 互连结构条件诊断算法 | 第65-66页 |
·PMC 模型下超立方体的一种条件诊断算法 | 第66-69页 |
·一些相关的定义和定理 | 第67-68页 |
·PMC 模型下超立方体条件诊断算法 | 第68-69页 |
·本章小结 | 第69-70页 |
第四章 基于正则表达式的高性能特征匹配技术研究 | 第70-80页 |
·特征匹配技术研究 | 第70-72页 |
·基于分布式存储的正则表达式匹配设计与实现 | 第72-79页 |
·一些相关的定义和定理 | 第72-74页 |
·基于分布式存储的正则表达式并行匹配算法 | 第74-78页 |
·仿真结果 | 第78-79页 |
·本章总结 | 第79-80页 |
第五章 基于 NetFPGA 的路由器 SoC 验证平台设计 | 第80-93页 |
·基于 4×4的 HRCM 结构的路由器 SoC 设计 | 第80-86页 |
·总体设计 | 第80-81页 |
·交换单元的设计 | 第81-82页 |
·处理单元的设计 | 第82-83页 |
·网络适配器的设计 | 第83-84页 |
·仿真结果 | 第84-86页 |
·基于 NetFPGA 验证平台的总体设计 | 第86-89页 |
·路由器仿真验证平台的需求 | 第86页 |
·验证平台的软硬件结构 | 第86-87页 |
·验证平台硬件部分 | 第87-88页 |
·验证平台软件部分 | 第88-89页 |
·路由器 SoC 系统验证 | 第89-91页 |
·局域网组网测试 | 第91-92页 |
·本章总结 | 第92-93页 |
第六章 结论与展望 | 第93-95页 |
·总结 | 第93-94页 |
·展望 | 第94-95页 |
致谢 | 第95-96页 |
参考文献 | 第96-108页 |
攻读博士学位期间的主要研究成果和参与的科研项目 | 第108-110页 |