摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-15页 |
·背景与意义 | 第12页 |
·国内、外发展情况 | 第12-14页 |
·论文的结构安排 | 第14-15页 |
第二章 ADC 的原理与结构 | 第15-25页 |
·ADC 的基本原理 | 第15-16页 |
·SIGMA-DELTA ADC 的原理和结构 | 第16-17页 |
·SIGMA-DELTA ADC 中的过采样技术 | 第17-19页 |
·噪声调制技术 | 第19-22页 |
·低阶ΣΔ调制器 | 第19-21页 |
·高阶ΣΔ调制器 | 第21-22页 |
·2-1-1 结构的ΣΔ调制器 | 第22-24页 |
·数字抽取滤波器在ΣΔ ADC 中的作用 | 第24-25页 |
第三章 数字抽取滤波器的原理与结构 | 第25-38页 |
·抽取的原理 | 第25-27页 |
·级联积分梳状滤波器的原理与结构 | 第27-33页 |
·单级积分梳状滤波器的原理 | 第27-30页 |
·多级级联的积分梳状滤波器 | 第30-31页 |
·多级级联积分梳状滤波器的实现结构 | 第31-33页 |
·半带滤波器的原理 | 第33-35页 |
·FIR 补偿滤波器的原理 | 第35-36页 |
·数字抽取滤波器的级联结构 | 第36-38页 |
·级联滤波器的通带截止频率和阻带起始频率 | 第36-37页 |
·级联滤波器的通带衰减 P和阻带纹波 S | 第37-38页 |
第四章 数字抽取滤波器的设计与实现 | 第38-54页 |
·滤波器的整体性能指标 | 第38页 |
·滤波器的设计方案的确定 | 第38-42页 |
·滤波器的整体设计结构 | 第38-39页 |
·CIC 抽取滤波器的级联数目的确定 | 第39页 |
·CIC 抽取滤波器的结构选择与抽取倍数确定 | 第39-42页 |
·数字抽取滤波器的整体结构 | 第42-50页 |
·CIC 抽取滤波器的设计 | 第42-44页 |
·FIR 补偿滤波器的设计 | 第44-45页 |
·半带滤波器的设计 | 第45-50页 |
·第二级半带滤波器的设计 | 第46-48页 |
·第一级半带滤波器的设计 | 第48-50页 |
·数字抽取滤波器的 SIMULINK 仿真 | 第50-54页 |
第五章 数字抽取滤波器的硬件设计 | 第54-60页 |
·时钟模块设计 | 第54页 |
·CIC 抽取滤波器的模块设计 | 第54-55页 |
·字长定理 | 第54-55页 |
·CIC 抽取滤波器的硬件设计 | 第55页 |
·FIR 补偿滤波器和半带滤波器的设计 | 第55-57页 |
·FIR 滤波器的系数编码 | 第56-57页 |
·FIR 滤波器的硬件实现 | 第57页 |
·数字抽取滤波器的功能仿真 | 第57-60页 |
第六章 数字抽取滤波器的后端设计 | 第60-73页 |
·ASIC 设计流程 | 第60-61页 |
·DC 综合 | 第61-64页 |
·FORMALITY 形式验证 | 第64页 |
·SOC ENCOUNTER 布局布线 | 第64-71页 |
·数字抽取滤波器的后仿真 | 第71-72页 |
·数字抽取滤波器的性能比较 | 第72-73页 |
第七章 总结与展望 | 第73-75页 |
·工作总结 | 第73-74页 |
·工作展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
附录 | 第79-83页 |
附录一:时钟模块的 VERILOG 代码 | 第79-80页 |
附录二:CIC 抽取滤波器的 VERILOG 代码 | 第80-83页 |
攻硕期间取得的研究成果 | 第83-84页 |