基于FPGA的低功耗串口通信驱动电路设计
摘要 | 第3-4页 |
abstract | 第4-5页 |
第一章 绪论 | 第8-14页 |
1.1 研究背景及意义 | 第8-9页 |
1.2 研究现状 | 第9-11页 |
1.3 本文的主要研究内容与创新点 | 第11-12页 |
1.4 本文组织结构 | 第12-14页 |
第二章 低功耗设计技术 | 第14-24页 |
2.1 功耗分类 | 第14-16页 |
2.1.1 静态功耗 | 第14-15页 |
2.1.2 动态功耗 | 第15-16页 |
2.2 低功耗设计策略 | 第16-17页 |
2.3 静态功耗优化的方法 | 第17-20页 |
2.3.1 多阈值电压技术 | 第17页 |
2.3.2 电源关断技术 | 第17-18页 |
2.3.3 衬底偏置技术 | 第18-19页 |
2.3.4 工艺控制法 | 第19-20页 |
2.4 动态功耗优化的方法 | 第20-23页 |
2.4.1 多电源多电压技术 | 第20页 |
2.4.2 动态时钟频率技术 | 第20-21页 |
2.4.3 门控时钟技术 | 第21页 |
2.4.4 流水线技术 | 第21-23页 |
2.5 本章小结 | 第23-24页 |
第三章 低功耗时序电路设计 | 第24-36页 |
3.1 D型触发器模型 | 第24-25页 |
3.2 门控时钟电路模型 | 第25-27页 |
3.3 自控触发器电路模型 | 第27-29页 |
3.4 低功耗扭环形计数器的设计方法 | 第29-33页 |
3.5 低功耗扭环形计数器仿真与验证 | 第33-35页 |
3.6 结束语 | 第35-36页 |
第四章 低功耗硬件驱动电路设计 | 第36-48页 |
4.1 串口UART通信简介 | 第36-38页 |
4.1.1 UART的通信协议 | 第36-37页 |
4.1.2 串口发送与接收过程 | 第37-38页 |
4.2 串口模块设计与实现 | 第38-41页 |
4.2.1 时钟控制模块 | 第38页 |
4.2.2 发送模块设计 | 第38-39页 |
4.2.3 接收模块设计 | 第39-41页 |
4.3 低功耗串口驱动设计 | 第41-43页 |
4.4 低功耗串口驱动设计仿真与验证 | 第43-47页 |
4.5 本章小结 | 第47-48页 |
第五章 总结与展望 | 第48-50页 |
5.1 全文总结 | 第48页 |
5.2 研究展望 | 第48-50页 |
参考文献 | 第50-56页 |
攻读硕士学位期间的科研情况 | 第56-58页 |
致谢 | 第58页 |