DSP上Turbo编译码的实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·数字通信原理 | 第7页 |
·信道编码的发展 | 第7-8页 |
·Turbo 码的提出与研究现状 | 第8-10页 |
·Turbo 码的提出 | 第8页 |
·Turbo 码的研究现状 | 第8-10页 |
·本文的内容 | 第10-11页 |
第二章 Turbo 编译码原理与译码算法原理 | 第11-25页 |
·Turbo 编码原理及编码器结构 | 第11-13页 |
·Turbo 译码原理及译码器结构 | 第13-14页 |
·Turbo 码的译码算法 | 第14-19页 |
·译码准则 | 第14-15页 |
·MAP 译码算法原理 | 第15-18页 |
·Log-Map 译码算法原理 | 第18-19页 |
·Max-Log-Map 算法原理 | 第19页 |
·SOVA 译码算法原理 | 第19-22页 |
·Turbo 译码算法性能的分析比较 | 第22-23页 |
·不同译码算法译码复杂度的比较 | 第22页 |
·不同译码算法仿真性能的比较 | 第22-23页 |
·本章小结 | 第23-25页 |
第三章 XXX DSP 介绍 | 第25-33页 |
·XXX DSP 的结构 | 第25-27页 |
·XXX DSP 的硬件开发 | 第27-29页 |
·XXX DSP 的应用评测规范 | 第29-31页 |
·评测指标 | 第29-30页 |
·评测流程 | 第30-31页 |
·本章小结 | 第31-33页 |
第四章 Turbo 译码器的 DSP 实现 | 第33-53页 |
·定点 DSP 芯片中的定标 | 第33-36页 |
·DSP 实现 Turbo 码译码器 | 第36-38页 |
·Turbo 译码器的 DSP 程序的编写与调试 | 第38-44页 |
·交织器的实现 | 第39-40页 |
·建立栅格图 | 第40页 |
·分支度量的计算 | 第40-41页 |
·幸存路径的计算 | 第41-42页 |
·回溯的计算 | 第42页 |
·对比幸存路径和竞争路径 | 第42页 |
·软输出信息的计算 | 第42-43页 |
·外信息的计算 | 第43页 |
·硬判决的实现 | 第43-44页 |
·评测程序的运算复杂度分析 | 第44-47页 |
·译码过程中变量的存储 | 第47页 |
·Turbo 编解码在硬件验证平台上的实现方案 | 第47-51页 |
·硬件验证平台 | 第47-49页 |
·FPGA 验证流程 | 第49-51页 |
·本章小结 | 第51-53页 |
第五章 总结与展望 | 第53-55页 |
致谢 | 第55-57页 |
参考文献 | 第57-59页 |
作者在读期间的研究成果 | 第59-60页 |