基于FPGA+DSP的局部放电在线监测系统开发
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·课题的选题背景及意义 | 第8页 |
·局部放电监测研究的进展 | 第8-10页 |
·本文的主要工作 | 第10-11页 |
·本章小结 | 第11-12页 |
第二章 局部放电在线监测系统结构概述 | 第12-16页 |
·系统的总体架构介绍 | 第12页 |
·FPGA技术介绍 | 第12-13页 |
·DSP技术介绍 | 第13-14页 |
·DSP系统构成及其特点 | 第13-14页 |
·DSP系统的特点 | 第14页 |
·局部放电系统总体设计方案 | 第14-15页 |
·本章小结 | 第15-16页 |
第三章 局部放电信号的预处理 | 第16-23页 |
·信号预处理电路的设计 | 第16页 |
·电流传感器的设计 | 第16-22页 |
·放大电路的设计 | 第18-20页 |
·放大电路的降噪设计 | 第20页 |
·滤波器的设计 | 第20-22页 |
·本章小结 | 第22-23页 |
第四章 在线监测系统的硬件设计 | 第23-34页 |
·数据采集模块的硬件设计 | 第23-27页 |
·多通道选择开关选择 | 第23-24页 |
·A/D选择和转换电路的设计 | 第24-27页 |
·数据存储模块的硬件设计 | 第27-29页 |
·数据存储器的选择 | 第27-28页 |
·K9K1G08UOA存储器的原理与结构 | 第28页 |
·K9K1G08UOA控制器的硬件设计 | 第28-29页 |
·FPGA的配置电路设计 | 第29-30页 |
·复位和时钟电路的设计 | 第30-33页 |
·复位电路的设计 | 第30页 |
·DSP时钟设计 | 第30-31页 |
·FPGA时钟设计 | 第31-32页 |
·电源设计 | 第32-33页 |
·本章小结 | 第33-34页 |
第五章 FPGA控制模块的逻辑设计 | 第34-49页 |
·FPGA技术概述 | 第34-37页 |
·FPGA的特点 | 第34页 |
·FPGA的开发流程 | 第34-37页 |
·FPGA硬件描述语言 | 第37页 |
·FPGA控制逻辑设计 | 第37-38页 |
·FPGA控制模块的系统结构框图 | 第37-38页 |
·信号采集模块的FPGA设计 | 第38-44页 |
·多通道选择模块的FPGA设计 | 第38-39页 |
·AD7862的FPGA控制 | 第39-44页 |
·FIFO模块的设计 | 第44-46页 |
·FIFO的FPGA实现 | 第45-46页 |
·FPGA与DSP的接口设计 | 第46-48页 |
·本章小结 | 第48-49页 |
第六章 数据的远程传输 | 第49-60页 |
·TCP/IP协议概述 | 第49-53页 |
·IP协议和ARP协议 | 第51-53页 |
·UDP协议 | 第53页 |
·数字信号处理器 | 第53-56页 |
·TMS320C5402的芯片性能特点 | 第54-55页 |
·TMS320VC5402的内部存储器和片内外设 | 第55-56页 |
·CCS介绍 | 第56页 |
·TCP/IP协议的实现 | 第56-59页 |
·本章小结 | 第59-60页 |
第七章 客户端软件设计和系统现场测试 | 第60-66页 |
·系统软件的总体设计思想 | 第60-61页 |
·局部放电在线检测的数据库的管理设计 | 第61-62页 |
·系统软件的功能特点 | 第61-62页 |
·系统软件的WEB网页服务 | 第62-63页 |
·系统现场运行情况分析 | 第63-65页 |
·本章小结 | 第65-66页 |
结论 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |
研究成果 | 第70-71页 |