基于FPGA的数字化多道脉冲幅度分析器的研制
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 引言 | 第9-15页 |
·选题依据、研究目的和意义 | 第9-11页 |
·国内外研究现状 | 第11-14页 |
·主要研究内容 | 第14页 |
·主要取得的成果 | 第14-15页 |
第2章 多道脉冲幅度分析的基本原理 | 第15-24页 |
·幅度分析的基本原理 | 第15-16页 |
·核信号的特征 | 第16-17页 |
·影响多道分析结果的主要因素 | 第17-22页 |
·信号获取中的影响因素 | 第18-21页 |
·数字化引入的干扰 | 第21-22页 |
·数字多道分析的非线性因素 | 第22-23页 |
·死时间讨论 | 第23-24页 |
第3章 系统的基本结构及设计方案 | 第24-26页 |
·数字化多道脉冲幅度分析器的基本结构 | 第24-25页 |
·多道脉冲幅度分析器总体设计方案 | 第25-26页 |
第4章 多道分析器核心电路的设计 | 第26-36页 |
·低噪声放大电路的设计 | 第26-27页 |
·差分电路的设计 | 第27-28页 |
·ADC采集电路 | 第28-31页 |
·FPGA与MCU模块 | 第31-35页 |
·电源的设计 | 第35-36页 |
第5章 软件设计 | 第36-50页 |
·语言与开发工具 | 第36-38页 |
·Verilog HDL 设计方法概述 | 第36-37页 |
·FPGA 的设计流程 | 第37-38页 |
·FPGA相关程序及数字处理算法 | 第38-46页 |
·FPGA 主要算法结构 | 第38页 |
·梯形滤波成形模块 | 第38-41页 |
·抗堆积模块及时间判别模块 | 第41-44页 |
·峰值提取模块 | 第44-45页 |
·综合判别模块 | 第45-46页 |
·C8051f310的程序算法 | 第46-50页 |
·开发环境描述 | 第46页 |
·单片机参数设定 | 第46-50页 |
第6章 主要性能指标测试 | 第50-53页 |
·放大电路输出信号 | 第50页 |
·功耗与电源纹波测量 | 第50-51页 |
·功耗测量 | 第50-51页 |
·电源纹波测量 | 第51页 |
·非线性测试 | 第51-53页 |
结论 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-57页 |
攻读学位期间取得的学术成果 | 第57页 |