摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·研究背景与意 | 第8页 |
·国内外相关研究情况 | 第8-10页 |
·论文题目来源及主要内容 | 第10-11页 |
·论文的结构 | 第11-12页 |
第二章 超宽带通信技术概述 | 第12-19页 |
·超宽带信号定义 | 第12页 |
·超宽带通信技术的理论基础 | 第12-13页 |
·超宽带通信技术的数据调制方式 | 第13-15页 |
·超宽带系统的技术特点 | 第15-17页 |
·超宽带系统的应用 | 第17-18页 |
·军事应用 | 第17页 |
·商业应用 | 第17-18页 |
·本章小结 | 第18-19页 |
第三章 高速PPM-UWB 通信系统发射部分PPM信号的建模与设计 | 第19-31页 |
·UWB 通信系统的基本组成结构 | 第19-20页 |
·PPM-UWB 信号产生的模型 | 第20页 |
·PPM 信号的产生电路和 VHDL 设计仿真 | 第20-25页 |
·PPM信号的脉冲波形 | 第20-21页 |
·PPM信号产生的电路原理框图 | 第21-22页 |
·PPM信号产生电路的VHDL建模与设计 | 第22-25页 |
·系统UWB信号的选取 | 第25-27页 |
·基带 FPGA 芯片的选取 | 第27-30页 |
·本章小结 | 第30-31页 |
第四章 UWB 通信系统多路并行同步捕获算法的研究与接收机结构的设计 | 第31-51页 |
·高速 PPM-UWB 通信系统的接收机结构 | 第31-32页 |
·可控射频积分检测器 | 第32-36页 |
·可控射频积分检测器的结构 | 第32-33页 |
·可控射频积分检测器的电路实现与仿真结果 | 第33-36页 |
·多路并行同步捕获算法的设计与实现 | 第36-40页 |
·多路并行同步捕获算法 | 第36-38页 |
·捕获性能分析 | 第38-40页 |
·基带数字处理电路 | 第40-50页 |
·基带电路工作流程图 | 第40-41页 |
·基准时钟产生器 | 第41-42页 |
·逻辑选通单元和逻辑控制单元模块 | 第42-45页 |
·门控脉冲产生单元 | 第45-46页 |
·延迟线模块 | 第46-47页 |
·码元恢复模块 | 第47-48页 |
·帧尾检测单元 | 第48-49页 |
·综合电路顶层设计与仿真波形图 | 第49-50页 |
·本章小结 | 第50-51页 |
第五章 系统硬件电路的测试结果 | 第51-61页 |
·FPGA 原理 | 第51-53页 |
·基带FPGA开发板 | 第53-54页 |
·FPGA的配置方式 | 第53页 |
·FPGA开发板的电路组成 | 第53-54页 |
·目标FPGA芯片接口引脚定义 | 第54-55页 |
·系统实验与测试 | 第55-61页 |
·实验测试系统的组成结构 | 第55-56页 |
·系统的实测结果 | 第56-60页 |
·系统测试总结 | 第60-61页 |
第六章 结论 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
攻读学位期间发表的学术论文 | 第65-66页 |
附录 | 第66-68页 |
附录 A 超宽带通信试验系统收发电路实物照片 | 第66-68页 |