基于ARM的数据加密算法实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 绪论 | 第7-12页 |
| ·课题的应用背景及研究意义 | 第7-8页 |
| ·数据加密算法的发展 | 第8-9页 |
| ·ARM微处理器简介 | 第9-10页 |
| ·课题的研究任务及要求 | 第10页 |
| ·本文的主要内容安排 | 第10-12页 |
| 2 总体设计方案 | 第12-14页 |
| ·系统需求分析 | 第12-13页 |
| ·系统总体设计方案 | 第13页 |
| ·小结 | 第13-14页 |
| 3 AES算法的优化实现 | 第14-35页 |
| ·AES算法数学基础 | 第14-16页 |
| ·有限域GF(2~8) | 第14页 |
| ·有限域上的多项式 | 第14-15页 |
| ·有限域GF(2~8)上的字节运算 | 第15-16页 |
| ·有限域GF(2~8)上的字运算 | 第16页 |
| ·AES算法原理描述 | 第16-23页 |
| ·AES算法结构 | 第17-20页 |
| ·密钥扩展方案 | 第20-22页 |
| ·等价解密算法 | 第22-23页 |
| ·AES算法设计原则 | 第23-25页 |
| ·AES算法的优化实现 | 第25-30页 |
| ·AES算法结构的优化 | 第25-27页 |
| ·针对ARM处理器的优化 | 第27-28页 |
| ·AES算法的实现 | 第28-30页 |
| ·AES算法的效率分析 | 第30-32页 |
| ·AES算法的安全性能分析 | 第32-34页 |
| ·差分与线性密码分析 | 第32-33页 |
| ·强力攻击分析 | 第33页 |
| ·渗透攻击分析 | 第33-34页 |
| ·小结 | 第34-35页 |
| 4 系统硬件设计与实现 | 第35-44页 |
| ·系统设计框图 | 第35页 |
| ·LPC2210处理器 | 第35-36页 |
| ·存储单元设计 | 第36-39页 |
| ·FLASH存储单元设计 | 第37-38页 |
| ·PSRAM存储单元设计 | 第38-39页 |
| ·USB数据交换单元设计 | 第39-41页 |
| ·液晶显示单元设计 | 第41-42页 |
| ·键盘输入单元设计 | 第42-43页 |
| ·小结 | 第43-44页 |
| 5 系统软件设计与实现 | 第44-64页 |
| ·系统软件开发规划 | 第44-45页 |
| ·系统初始化 | 第45-48页 |
| ·系统复位引导程序 | 第45-46页 |
| ·系统启动程序 | 第46-48页 |
| ·操作系统的移植 | 第48-51页 |
| ·uC/OS-Ⅱ概述 | 第48页 |
| ·uC/OS-Ⅱ移植条件 | 第48-49页 |
| ·uC/OS-Ⅱ的移植 | 第49-51页 |
| ·设备的驱动程序设计 | 第51-55页 |
| ·I~2C总线驱动设计 | 第51-53页 |
| ·HD66781驱动设计 | 第53页 |
| ·USB驱动设计 | 第53-55页 |
| ·应用层软件开发 | 第55-63页 |
| ·uC/OS-Ⅱ环境下的软件开发 | 第55-56页 |
| ·嵌入式系统应用层软件开发 | 第56-61页 |
| ·PC机用户界面程序 | 第61-63页 |
| ·小结 | 第63-64页 |
| 6 系统调试 | 第64-67页 |
| ·硬件系统调试 | 第64-65页 |
| ·软件系统调试 | 第65-66页 |
| ·小结 | 第66-67页 |
| 总结 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |