摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-9页 |
第一章 绪论 | 第9-12页 |
·研究背景及意义 | 第9-10页 |
·MPEG-2 网络适配技术的发展与FPGA 技术 | 第10-11页 |
·MPEG-2 网络适配技术的发展 | 第10页 |
·FPGA 技术 | 第10-11页 |
·本文研究内容及章节安排 | 第11-12页 |
第二章 数字电视体系与MPEG-2 标准 | 第12-23页 |
·数字电视的发展及现状 | 第12-13页 |
·数字电视广播系统 | 第13-14页 |
·MPEG-2 标准 | 第14-22页 |
·MPEG-2 传送流系统层 | 第15-19页 |
·MPEG-2 的标准物理接口 | 第19-22页 |
·异步串行接口ASI | 第19-21页 |
·同步并行接口SPI | 第21-22页 |
·同步串行接口SSI | 第22页 |
·本章小结 | 第22-23页 |
第三章 DS3 帧格式 | 第23-28页 |
·PDH 与SDH 网络体系 | 第23-24页 |
·MPEG-2 传送流与DS3 的适配方式 | 第24-25页 |
·DS3 的帧结构 | 第25-26页 |
·DS3 的应用模式 | 第26-27页 |
·本章小结 | 第27-28页 |
第四章 网络适配器发送端的模块化设计 | 第28-50页 |
·ASI 串行数据恢复 | 第28-38页 |
·时钟处理和数据采样 | 第30-32页 |
·信号跳变沿检测 | 第32-34页 |
·采样数据调整 | 第34-35页 |
·时序分析 | 第35-36页 |
·系统锁定要求 | 第36页 |
·采样结果的处理 | 第36-38页 |
·建立8b/10b 字节同步 | 第36-37页 |
·串并转换 | 第37-38页 |
·8b/10b 解码 | 第38-41页 |
·MPEG-2 传送流的包同步 | 第41-42页 |
·速率匹配 | 第42-46页 |
·异步FIFO 的设置 | 第43-45页 |
·空包生成模块 | 第45-46页 |
·DS3 成帧 | 第46-48页 |
·开销比特的定位和填入 | 第47-48页 |
·生成奇偶校验值 | 第48页 |
·SPI 和SSI 信号的处理 | 第48-49页 |
·本章小结 | 第49-50页 |
第五章 网络适配器接收端的模块化设计 | 第50-57页 |
·DS3 帧同步 | 第50-52页 |
·建立DS3 子帧同步 | 第51-52页 |
·建立DS3 复帧同步 | 第52页 |
·帧同步的监视 | 第52页 |
·开销比特的提取与删除 | 第52-53页 |
·奇偶校验的实现 | 第53-54页 |
·串并转换与MPEG-2 传送流包同步 | 第54-55页 |
·生成MPEG-2 标准接口信号 | 第55-56页 |
·生成ASI 信号 | 第55-56页 |
·生成SPI 和SSI 信号 | 第56页 |
·本章小结 | 第56-57页 |
第六章 仿真结果 | 第57-68页 |
·ASI 数据恢复模块 | 第57-61页 |
·传送流包头同步 | 第61-62页 |
·空包生成 | 第62-63页 |
·速率匹配 | 第63-65页 |
·DS3 成帧 | 第65-67页 |
·DS3 开销比特的提取 | 第67-68页 |
全文总结 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-71页 |
在学期间的研究成果 | 第71页 |