摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-9页 |
图目录 | 第9-11页 |
表目录 | 第11-12页 |
缩略字表 | 第12-14页 |
符号表 | 第14-16页 |
第一章 引言 | 第16-25页 |
·信道编码理论与技术的发展 | 第16-19页 |
·高效信道编译码的应用研究现状 | 第19-23页 |
·Turbo 乘积码 | 第19-20页 |
·Turbo 码 | 第20页 |
·LDPC 码 | 第20-23页 |
·本论文的主要研究内容和贡献 | 第23-25页 |
·课题来源 | 第23-24页 |
·本论文内容安排 | 第24-25页 |
第二章 LDPC 码在83G 系统设计中的应用及性能 | 第25-42页 |
·B3G 系统设计 | 第25-30页 |
·B3G-SISO 系统设计 | 第25-27页 |
·B3G-MIMO 系统TDD 方式下行链路的设计 | 第27-30页 |
·LDPC 码在B3G 系统中的应用 | 第30-38页 |
·构造方案 | 第31-32页 |
·编码方案 | 第32-35页 |
·调制解调方案 | 第35-36页 |
·译码方案 | 第36-38页 |
·计算机仿真结果及分析 | 第38-42页 |
·LDPC 码在B3G-SISO 系统中的性能 | 第38-40页 |
·LDPC 码在B3G-TDD 下行链路中的性能 | 第40-41页 |
·分析及结论 | 第41-42页 |
第三章 RS 级联LDPC 码在B3G 系统中的应用及性能 | 第42-47页 |
·RS 码 | 第42-43页 |
·RS 码的编码算法 | 第42页 |
·RS 码的译码算法 | 第42-43页 |
·RS 码级联LDPC 码在83G 系统中的应用 | 第43-44页 |
·计算机仿真结果及分析 | 第44-47页 |
·RS 码级联LDPC 码在B3G 系统中的性能仿真 | 第44-46页 |
·分析及结论 | 第46-47页 |
第四章 LDPC 编码调制 | 第47-55页 |
·编码调制结合的研究现状 | 第47-48页 |
·LDPC 编码调制策略 | 第48-49页 |
·LDPC 编码调制性能分析 | 第49-52页 |
·计算机仿真结果及分析 | 第52-55页 |
第五章 LDPC 乘积码 | 第55-66页 |
·乘积码编码 | 第55页 |
·乘积码的软输入软输出译码 | 第55-60页 |
·线性分组码的软输入译码 | 第56-57页 |
·线性分组码的软输入译码器输出码字可靠度计算 | 第57-59页 |
·乘积码迭代译码算法 | 第59-60页 |
·LDPC 乘积码策略 | 第60-62页 |
·LDPC 乘积码编码 | 第60页 |
·LDPC 乘积码的软译码 | 第60-62页 |
·计算机仿真结果及分析 | 第62-66页 |
第六章 全文总结及未来研究方向 | 第66-68页 |
·全文总结 | 第66-67页 |
·对下一步工作的建议以及未来研究方向 | 第67-68页 |
参考文献 | 第68-71页 |
致谢 | 第71-72页 |
个人简历 | 第72页 |
攻读硕士学位期间的研究成果 | 第72页 |