全电子计算机联锁系统道岔单元的设计
| 第1章 绪论 | 第1-10页 |
| ·前言 | 第7页 |
| ·选题的意义和重要性 | 第7-8页 |
| ·论文的研究内容和结构安排 | 第8-10页 |
| 第2章 总体方案设计 | 第10-14页 |
| ·系统构成 | 第10-14页 |
| ·监控层 | 第10页 |
| ·联锁逻辑层 | 第10-12页 |
| ·执行层 | 第12-14页 |
| 第3章 道岔控制单元设计 | 第14-36页 |
| ·道岔控制电路 | 第14-16页 |
| ·道岔控制单元电路结构 | 第16-25页 |
| ·固态继电器(SSR) | 第17-19页 |
| ·道岔控制模块 | 第19-23页 |
| ·道岔表示模块 | 第23-24页 |
| ·道岔双自检模块 | 第24-25页 |
| ·微控制逻辑处理电路的设计 | 第25-33页 |
| ·复杂可编程逻辑器件 CPLD | 第25-28页 |
| ·CPLD接口电路设计 | 第28-29页 |
| ·CPLD软件设计 | 第29-30页 |
| ·边界扫描测试 BST | 第30-33页 |
| ·故障-安全措施 | 第33-36页 |
| 第4章 通信设计 | 第36-53页 |
| ·微控制器控制系统简介 | 第36-38页 |
| ·CAN通信系统的组成 | 第38-46页 |
| ·系统组成 | 第38-46页 |
| ·软件设计 | 第46-53页 |
| ·通信模块初始化 | 第46-48页 |
| ·通信处理 | 第48-53页 |
| 第5章 系统的可靠性与安全性研究 | 第53-62页 |
| ·系统的可靠性分析 | 第53-60页 |
| ·安全性和故障一安全性 | 第60-62页 |
| 第6章 抗干扰设计 | 第62-69页 |
| ·抗干扰技术的重要性 | 第62页 |
| ·系统干扰源分析 | 第62-64页 |
| ·硬件抗干扰设计 | 第64-65页 |
| ·软件抗干扰设计 | 第65-66页 |
| ·印刷电路板布线方法 | 第66-69页 |
| 总结与展望 | 第69-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-76页 |
| 攻读硕士学位期间的论文和研究报告 | 第76页 |