低功耗触发器研究
第一章 绪论 | 第1-18页 |
·为什么需要低功耗设计 | 第9-10页 |
·低功耗设计技术 | 第10-13页 |
·基于电路工艺的低功耗设计 | 第11页 |
·基于逻辑和电路级的低功耗设计 | 第11-12页 |
·结构级低功耗设计 | 第12页 |
·算法级的低功耗设计 | 第12页 |
·基于系统级的低功耗设计 | 第12-13页 |
·CMOS电路的功耗分析 | 第13-15页 |
·低功耗触发器研究意义及现状 | 第15-18页 |
第二章 数字信号的存储原理及基本存储结构 | 第18-24页 |
·静态数字信号存储原理 | 第18-21页 |
·基本的Latch结构及其性能比较 | 第21-22页 |
本章小结 | 第22-24页 |
第三章 一次操作原理及各类触发器的基本结构 | 第24-33页 |
·主从型结构触发器 | 第25-26页 |
·并列结构触发器 | 第26-27页 |
·维持阻塞结构触发器 | 第27-28页 |
·时钟竞争型触发器结构 | 第28-30页 |
·触发器的动态特性 | 第30-32页 |
本章小结 | 第32-33页 |
第四章 主从型D触发器动态功耗分析 | 第33-42页 |
·主从型D触发器内部各节点的负载电容分析 | 第34-40页 |
·主从型D触发器动态功耗的估算与验证 | 第40-41页 |
本章小结 | 第41-42页 |
第五章 触发器的低功耗设计 | 第42-64页 |
·抑制主从型D触发器中短路功耗的研究 | 第43-47页 |
·时钟信号交迭与主从型D触发器的短路功耗分析 | 第43-45页 |
·主从型D触发器中的短路功耗的消除 | 第45-47页 |
·结论 | 第47页 |
·基于电路简化的低功耗D触发器设计 | 第47-53页 |
·减少锁存器的低功耗设计 | 第48-50页 |
·新型半静态低功耗D触发器设计 | 第50-52页 |
·结论 | 第52-53页 |
·抑制冗余跳变的触发器设计 | 第53-60页 |
·低功耗双边沿触发器设计 | 第53-58页 |
1 双边沿触发器工作原理 | 第53-55页 |
2 基于结构共享的双边沿触发器的设计 | 第55-57页 |
3 结论 | 第57-58页 |
·基于门控技术的低功耗触发器设计 | 第58-60页 |
·基于降低时钟电压的低功耗触发器设计 | 第60-62页 |
本章小结 | 第62-64页 |
结束语 | 第64-66页 |
参考文献 | 第66-71页 |