摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-14页 |
·前言 | 第8-13页 |
·FPGA 发展概述 | 第8-10页 |
·FPGA 的现状及发展趋势 | 第10-13页 |
·论文研究背景和意义 | 第13-14页 |
第二章 基于FPGA 的可重构系统结构分析 | 第14-19页 |
·发展FPGA 可重构技术的原因 | 第14页 |
·FPGA 可重构设计的结构基础 | 第14-15页 |
·FPGA 的重构方式 | 第15-16页 |
·全局重构 | 第15页 |
·局部重构 | 第15-16页 |
·支持重构技术的典型FPGA 器件 | 第16页 |
·基于FPGA 的可重构系统结构分析 | 第16-17页 |
·MPU+FPGA 结构的可重构系统的结构特点 | 第17页 |
·MPU 控制FPGA 工作的可重构系统 | 第17页 |
·MPU 协同FPGA 工作的可重构系统 | 第17-18页 |
·单片 FPGA 上的 SoC—SoPC | 第18页 |
·基于FPGA 的可重构系统的应用简析 | 第18-19页 |
第三章 基于FPGA 电路重配置技术的应用 | 第19-28页 |
·系统描述和分析 | 第19-20页 |
·多个FPGA 配置文件存放在EPROM 中 | 第19-20页 |
·基于FPGA 的18 路电子抢答器 | 第20页 |
·基于FPGA 的数字显示电子时钟 | 第20页 |
·FPGA 配置方案的论证 | 第20-25页 |
·采用PC 机的配置方案 | 第20-22页 |
·采用专用配置芯片的配置方案 | 第22-23页 |
·采用CPLD 在线配置FPGA 的配置方案 | 第23页 |
·采用单片机在线配置FPGA 的配置方案 | 第23-25页 |
·FPGA 的配置模式 | 第25-27页 |
·被动串行配置模式时序分析 | 第25-26页 |
·PS 配置时序分析 | 第26-27页 |
·配置文件简介 | 第27-28页 |
第四章 FPGA 电路可重配置系统硬件设计 | 第28-33页 |
·系统芯片的选择 | 第28-29页 |
·单片机AT89C51 | 第28页 |
·可紫外线擦除可编程只读存储器(EPROM) 27C512 | 第28-29页 |
·FPGA 器件EP1K30TC144-3 | 第29页 |
·MCU 电路及存储器电路 | 第29-30页 |
·基于FPGA 的18 路电子抢答器电路 | 第30-31页 |
·基于FPGA 的数字显示电子时钟电路 | 第31-33页 |
第五章 FPGA 电路结构可重配置系统软件设计 | 第33-48页 |
·十八路抢答器FPGA 的VHDL 程序设计及源程序 | 第33页 |
·FPGA 完成的任务 | 第33页 |
·FPGA 芯片内部电路结构图 | 第33页 |
·FPGA 的VHDL 源程序 | 第33-42页 |
·FPGA 的配置信息下载到EPROM 存储器中 | 第42页 |
·MCU 的汇编语言程序设计及源程序 | 第42-46页 |
·MCU 完成的任务 | 第42-43页 |
·程序流程图 | 第43页 |
·MCU 完成FPGA 配置操作过程描述 | 第43-44页 |
·单片机汇编语言源程序 | 第44-46页 |
·单片机目标程序的下载 | 第46-48页 |
第六章 系统设计总结与展望 | 第48-49页 |
致谢 | 第49-50页 |
参考文献 | 第50-52页 |
附录 攻读硕士学位期间发表的论文 | 第52页 |