DDR2 SDRAM控制器的设计与验证
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文研究方向 | 第7-9页 |
·论文主要的研究工作与创新 | 第9-10页 |
·论文的章节安排 | 第10-11页 |
第二章 DDR2控制器的设计 | 第11-43页 |
·DDR2 SDRAM 芯片内部结构介绍 | 第11-14页 |
·存储单元和逻辑Bank | 第11-12页 |
·DDR2 SDRAM 内部结构 | 第12-14页 |
·DDR2 控制器的系统设计 | 第14-22页 |
·模块化分 | 第14-16页 |
·全局状态跳转 | 第16-17页 |
·功能定义 | 第17-22页 |
·模块设计 | 第22-43页 |
·初始化模块(DDR2C_INIT)设计 | 第22-26页 |
·控制模块(DDR2C_CTRL)设计 | 第26-43页 |
第三章 DDR2控制器的验证 | 第43-59页 |
·DDR2 控制器验证环境 | 第43-44页 |
·DDR2C 验证环境搭建 | 第43-44页 |
·DDR2C 接口模块介绍 | 第44页 |
·仿真结果分析 | 第44-58页 |
·初始化仿真分析 | 第44-48页 |
·写操作仿真分析 | 第48-50页 |
·读操作仿真分析 | 第50-52页 |
·刷新操作仿真分析 | 第52-54页 |
·混合操作仿真分析 | 第54-58页 |
·小结 | 第58-59页 |
第四章 性能分析 | 第59-63页 |
·带宽计算 | 第59-60页 |
·效率计算 | 第59页 |
·理论最大带宽公式 | 第59-60页 |
·实际情况下带宽计算 | 第60页 |
·缺陷与改进 | 第60-63页 |
·缺陷分析 | 第60-62页 |
·改进措施 | 第62-63页 |
结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |