基于导频的频域信道估计算法及VLSI实现研究
| 目录 | 第1-5页 |
| 主要英文缩略词表 | 第5-7页 |
| 摘要 | 第7-8页 |
| Abstract | 第8-10页 |
| 第一章 绪论 | 第10-17页 |
| ·论文研究背景 | 第10-14页 |
| ·无线移动通信发展历程 | 第10页 |
| ·数字电视简介 | 第10-11页 |
| ·OFDM技术简介 | 第11-12页 |
| ·欧洲DVB-T/H标准 | 第12-14页 |
| ·论文的选题动机 | 第14-15页 |
| ·论文的内容安排 | 第15-17页 |
| 第二章 无线信道模型 | 第17-26页 |
| ·无线衰落信道 | 第17-21页 |
| ·信道大尺度效应 | 第18-19页 |
| ·信道小尺度效应 | 第19-21页 |
| ·仿真信道模型 | 第21-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 DVB-H系统分析 | 第26-32页 |
| ·DVB-H系统介绍 | 第26-27页 |
| ·DVB-H系统信号的帧结构 | 第26-27页 |
| ·DVB-H系统信号的导频 | 第27页 |
| ·DVB-H系统信号传输方案 | 第27-31页 |
| ·DVB-H系统调制解调方案 | 第27-29页 |
| ·DVB-H系统基带传输模型 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 基于导频的信道估计与均衡算法 | 第32-51页 |
| ·时域导频的频域信道估计与均衡算法 | 第32-34页 |
| ·DVB-H系统的信道估计与均衡算法 | 第34-44页 |
| ·DVB-H系统内插对导频的要求 | 第35页 |
| ·DVB-H系统的内插技术 | 第35-44页 |
| ·一维内插 | 第36页 |
| ·二维内插 | 第36-39页 |
| ·DVB-H信道估计算法性能比较 | 第39-44页 |
| ·DVB-H系统的ICI分析及信道均衡 | 第44-47页 |
| ·DVB-H系统的ICI | 第44-45页 |
| ·DVB-H系统的均衡技术 | 第45-47页 |
| ·本论文采用的信道估计和均衡方法 | 第47页 |
| ·相位噪声补偿 | 第47-50页 |
| ·相位噪声的影响 | 第47-48页 |
| ·相位噪声的补偿 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 信道估计及均衡的VLSI实现 | 第51-72页 |
| ·信道估计与均衡的硬件架构 | 第51-55页 |
| ·经典的硬件实现架构 | 第51-52页 |
| ·改进的硬件实现架构 | 第52-55页 |
| ·关键模块的VLSI结构设计 | 第55-64页 |
| ·时域插值模块 | 第55-58页 |
| ·微纳滤波插值模块 | 第58-61页 |
| ·CPE消除模块 | 第61页 |
| ·一维插值模块和频域线性插值模块 | 第61页 |
| ·存储模块 | 第61页 |
| ·均衡模块 | 第61-64页 |
| ·CORDIC模块 | 第62-63页 |
| ·Phase2xy模块 | 第63-64页 |
| ·Phase_correct模块 | 第64页 |
| ·FPGA实现及验证 | 第64-68页 |
| ·验证平台的搭建 | 第64-66页 |
| ·FPGA验证 | 第66-67页 |
| ·FPGA综合结果比较 | 第67-68页 |
| ·FPGA的验证结果 | 第68页 |
| ·信道估计的ASIC设计 | 第68-71页 |
| ·存储器的设计 | 第69页 |
| ·门控时钟的设计 | 第69-70页 |
| ·多阈值电压优化 | 第70页 |
| ·综合结果及版图设计 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 第六章 总结与展望 | 第72-76页 |
| ·总结 | 第72-73页 |
| ·研究工作展望 | 第73-76页 |
| 参考文献 | 第76-79页 |
| 附录A 多径信道参数 | 第79-81页 |
| 硕士研究生期间发表的学术论文 | 第81-82页 |
| 致谢 | 第82-83页 |