摘要 | 第1-7页 |
ABSTRACT | 第7-8页 |
目录 | 第8-10页 |
第1章 引言 | 第10-16页 |
·数字电视发展现状与研究背景 | 第10-11页 |
·论文选题依据和动机 | 第11-12页 |
·数字电视解调技术国内外研究现状 | 第12-14页 |
·论文的主要工作和贡献 | 第14页 |
·论文的组织结构 | 第14-16页 |
第2章 基于OFDM的数字电视解调器 | 第16-25页 |
·OFDM技术 | 第16-19页 |
·OFDM技术基本原理 | 第16-18页 |
·OFDM解调器结构 | 第18-19页 |
·解调器数字前端基本原理 | 第19-21页 |
·两种数字电视地面广播标准 | 第21-24页 |
·欧洲数字电视地面广播标准DVB-T | 第21-23页 |
·中国数字电视地面广播标准DTMB | 第23-24页 |
·本章小结 | 第24-25页 |
第3章 解调器数字前端的设计 | 第25-38页 |
·数字电视解调器数字前端总体结构 | 第25-26页 |
·直接数字频率综合器(DDFS) | 第26-29页 |
·DDFS基本原理 | 第26-28页 |
·ROM压缩技术 | 第28-29页 |
·高性能内插器(INTERPOLATOR) | 第29-35页 |
·减采样内插器原理 | 第29-31页 |
·拉格朗日多项式内插器 | 第31-35页 |
·拉格朗日多项式内插器原理 | 第31-33页 |
·时域和频域特性 | 第33-35页 |
·匹配滤波器 | 第35-36页 |
·本章小结 | 第36-38页 |
第4章 解调器数字前端的硬件实现 | 第38-57页 |
·数字前端总体硬件结构及其参数 | 第38-40页 |
·数字前端总体硬件结构 | 第38-39页 |
·数字前端参数选择 | 第39-40页 |
·DDFS的硬件实现 | 第40-46页 |
·常用DDFS硬件结构 | 第40-41页 |
·改进DDFS硬件结构 | 第41-43页 |
·DDFS实现结果 | 第43-46页 |
·高性能内插器的硬件实现 | 第46-50页 |
·高性能内插器的结构 | 第46页 |
·Farrow结构内插滤波器 | 第46-49页 |
·NCO硬件实现 | 第49-50页 |
·匹配滤波器的硬件实现 | 第50-52页 |
·数字前端仿真平台 | 第52-56页 |
·本章小结 | 第56-57页 |
第5章 解调器数字前端模块的FPGA实现 | 第57-66页 |
·基于FPGA的数字设计流程 | 第57-59页 |
·XILINX VIRTEX-4系列XC4VSX35器件开发板 | 第59-60页 |
·行为级仿真结果 | 第60-62页 |
·硬件综合 | 第62页 |
·FPGA下载与硬件验证 | 第62-65页 |
·硬件测试平台 | 第62-63页 |
·硬件测试结果 | 第63-65页 |
·本章小结 | 第65-66页 |
第6章 总结与展望 | 第66-69页 |
·本文工作总结 | 第66-67页 |
·展望 | 第67-69页 |
参考文献 | 第69-72页 |
作者在攻读硕士学位期间所发表的论文 | 第72页 |
攻读硕士学位期间申请和获得专利情况 | 第72-73页 |
致谢 | 第73页 |