基于FPGA的人脸识别算法的研究与改进
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-18页 |
| 1.1 课题研究背景与意义 | 第8-11页 |
| 1.2 研究现状 | 第11-16页 |
| 1.3 本文主要工作 | 第16页 |
| 1.4 论文的结构安排 | 第16-18页 |
| 2 改进DSNPE算法 | 第18-26页 |
| 2.1 DSNPE算法 | 第18-22页 |
| 2.2 改进后的算法 | 第22-25页 |
| 2.3 本章小结 | 第25-26页 |
| 3 算法的软件实现与仿真 | 第26-36页 |
| 3.1 图像预处理 | 第26-30页 |
| 3.2 通用标准人脸库 | 第30-32页 |
| 3.3 仿真结果 | 第32-35页 |
| 3.4 实验结论 | 第35-36页 |
| 4 关键算法的硬件电路设计 | 第36-55页 |
| 4.1 硬件算法的层级结构分析与设计 | 第36-43页 |
| 4.2 硬件系统架构设计 | 第43-44页 |
| 4.3 CORDIC算法的硬件电路设计及优化 | 第44-52页 |
| 4.4 其他模块设计 | 第52-54页 |
| 4.5 本章小结 | 第54-55页 |
| 5 硬件电路的功能仿真与验证 | 第55-68页 |
| 5.1 硬件电路的功能仿真 | 第55-62页 |
| 5.2 硬件电路FPGA资源评估与验证 | 第62-64页 |
| 5.3 硬件电路的ASIC实现 | 第64-67页 |
| 5.4 本章小结 | 第67-68页 |
| 6 总结与展望 | 第68-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-75页 |
| 附录1 攻读硕士学位期间的研究成果 | 第75页 |