基于FPGA的16QAM调制解调系统的研究
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-14页 |
·课题背景及意义 | 第9-10页 |
·QAM技术的现状及发展趋势 | 第10-11页 |
·软件无线电的特征和优势 | 第11-13页 |
·本文的内容与结构 | 第13-14页 |
第2章 QAM调制解调技术研究 | 第14-21页 |
·QAM调制技术 | 第14-18页 |
·QAM调制原理 | 第14-15页 |
·QAM调制的性能 | 第15-16页 |
·16QAM星座图 | 第16-18页 |
·QAM解调技术 | 第18-21页 |
·QAM的解调原理 | 第18-21页 |
第3章 符号同步的研究 | 第21-29页 |
·符号同步的意义与方法 | 第21-28页 |
·锁相环法 | 第22-23页 |
·超前-滞后门同步 | 第23-25页 |
·基于数字插值算法的符号同步 | 第25-28页 |
·符号同步方法的比较 | 第28-29页 |
第4章 载波同步的研究 | 第29-37页 |
·载波同步简介 | 第29页 |
·载波同步方法 | 第29-36页 |
·导频载波同步 | 第29-30页 |
·平方环法载波同步 | 第30-33页 |
·科斯塔斯环载波同步 | 第33-34页 |
·直接面向判决锁相环法 | 第34-36页 |
·载波同步方法比较 | 第36-37页 |
第5章 16QAM的FPGA研究与设计 | 第37-63页 |
·FPGA简介 | 第37-41页 |
·FPGA的组成 | 第37-38页 |
·FPGA的设计流程 | 第38-40页 |
·FPGA芯片简介 | 第40页 |
·ISE简介 | 第40页 |
·ModelSim概述 | 第40-41页 |
·硬件描述语言HDL | 第41页 |
·16QAM调制器的verilog设计与仿真 | 第41-50页 |
·系统开发平台及主要参数设计 | 第41-42页 |
·星座映射模块 | 第42-44页 |
·成形滤波器模块 | 第44-47页 |
·DDS模块 | 第47-48页 |
·16QAM调制模块Modelsim仿真分析 | 第48-50页 |
·符号同步的verilog设计与仿真 | 第50-55页 |
·迟、早门数据采样模块 | 第50页 |
·全波整流模块 | 第50-51页 |
·误差相减模块 | 第51页 |
·IIR低通滤波器模块 | 第51页 |
·DDS模块 | 第51-52页 |
·符号同步模块Modelsim仿真分析 | 第52-55页 |
·载波同步的verilog设计与仿真 | 第55-63页 |
·科斯塔斯环Matlab仿真分析 | 第55页 |
·正交分量相乘子模块 | 第55-56页 |
·低通滤波器模块 | 第56-58页 |
·环路滤波模块 | 第58页 |
·DDS子模块 | 第58-59页 |
·载波同步的Modelsim仿真分析 | 第59-63页 |
第6章 总结 | 第63-65页 |
参考文献 | 第65-67页 |
附录 缩略语英汉对照表 | 第67-68页 |
致谢 | 第68-69页 |
研究生履历 | 第69-70页 |