基于FPGA的数字电路故障诊断系统设计及关键技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
图表清单 | 第8-11页 |
缩略词 | 第11-13页 |
第一章 绪论 | 第13-18页 |
1.1 课题研究背景及意义 | 第13页 |
1.2 国内外发展现状 | 第13-16页 |
1.2.1. FPGA 技术 | 第13-14页 |
1.2.2. 数字电路测试技术 | 第14-16页 |
1.3 本文研究的主要内容及各章内容 | 第16-18页 |
第二章 数字电路故障诊断系统总体结构 | 第18-23页 |
2.1 数字电路故障诊断系统设计指标 | 第18页 |
2.2 系统结构及功能 | 第18-19页 |
2.3 总线主板结构 | 第19-20页 |
2.4 数字通道模块结构 | 第20-22页 |
2.5 本章小节 | 第22-23页 |
第三章 数字电路故障诊断系统硬件设计 | 第23-39页 |
3.1 总线主板硬件结构 | 第23-27页 |
3.1.1. 总线主板电源 | 第23-24页 |
3.1.2. 总线主板时钟 | 第24-25页 |
3.1.3. 数据总线 | 第25-27页 |
3.2 控制电路 | 第27-30页 |
3.3 信号调理电路 | 第30-38页 |
3.3.1. 参考电压电路设计 | 第31-32页 |
3.3.2. 测试信号发送电路设计 | 第32-34页 |
3.3.3. 响应结果接收电路设计 | 第34-36页 |
3.3.4. 电源电路设计 | 第36-38页 |
3.4 本章小节 | 第38-39页 |
第四章 数字电路故障诊断系统优化设计 | 第39-54页 |
4.1. 分频技术 | 第39-45页 |
4.1.1. 分频原理分析 | 第39-42页 |
4.1.2. 分频模块软件设计 | 第42-45页 |
4.2. 总线数据协议 | 第45-48页 |
4.2.1. 系统数据交换协议介绍 | 第45-46页 |
4.2.2. 系统数据交换协议优化设计 | 第46-48页 |
4.3. 自检设计 | 第48-53页 |
4.3.1. 核心控制电路自检设计 | 第48-49页 |
4.3.3. 数据存储器自检设计 | 第49-52页 |
4.3.4. 调理电路自检设计 | 第52-53页 |
4.4. 本章小结 | 第53-54页 |
第五章 数字通道模块离线检测装置设计 | 第54-67页 |
5.1. 离线检测装置结构 | 第54页 |
5.2. 离线检测装置硬件设计 | 第54-59页 |
5.2.1. 控制器器选型 | 第54-55页 |
5.2.2. A/D 转换电路 | 第55-56页 |
5.2.3. 存储电路 | 第56-57页 |
5.2.4. 液晶显示电路 | 第57-58页 |
5.2.5. 按键功能电路 | 第58页 |
5.2.6. 电源电路 | 第58-59页 |
5.3. 离线检测装置软件设计 | 第59-66页 |
5.3.1. 开发环境介绍 | 第59-60页 |
5.3.2. 液晶显示 | 第60-61页 |
5.3.3. A/D 转换控制 | 第61-64页 |
5.3.4. 离线检测功能 | 第64-66页 |
5.4. 本章小结 | 第66-67页 |
第六章 总结与展望 | 第67-69页 |
6.1. 总结 | 第67页 |
6.2. 展望 | 第67-69页 |
参考文献 | 第69-72页 |
致谢 | 第72-73页 |
在学期间的研究成果及发表的学术论文 | 第73页 |