| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第一章 绪论 | 第7-11页 |
| 1.1 引言 | 第7页 |
| 1.2 Turbo 码的研究现状 | 第7-8页 |
| 1.3 Turbo 码原理的应用 | 第8-9页 |
| 1.4 本文的工作及内容安排 | 第9-11页 |
| 第二章 信道编码理论基础 | 第11-17页 |
| 2.1 信道编码概述 | 第11-12页 |
| 2.1.1 信道编码定理 | 第11页 |
| 2.1.2 信道编码的分类 | 第11-12页 |
| 2.2 卷积码 | 第12-16页 |
| 2.2.1 基本概念 | 第12-13页 |
| 2.2.2 卷积码的描述方法 | 第13-15页 |
| 2.2.3 递归卷积码 | 第15-16页 |
| 2.2.4 删余卷积码 | 第16页 |
| 2.3 本章小结 | 第16-17页 |
| 第三章 Turbo 码编译码器分析 | 第17-35页 |
| 3.1 Turbo 码编码器 | 第17-25页 |
| 3.1.1 Turbo 码编码器结构及原理 | 第17-18页 |
| 3.1.2 交织器 | 第18-20页 |
| 3.1.3 删余器 | 第20-22页 |
| 3.1.4 高码率 Turbo 码 | 第22-23页 |
| 3.1.5 仿真分析 | 第23-25页 |
| 3.2 Turbo 码译码器 | 第25-34页 |
| 3.2.1 Turbo 码译码原理及结构 | 第25-26页 |
| 3.2.2 MAP 译码算法 | 第26-30页 |
| 3.2.3 Log-MAP 译码算法和 Max-Log-MAP 算法 | 第30-32页 |
| 3.2.4 不同 MAP 类译码算法的比较 | 第32-34页 |
| 3.3 本章小结 | 第34-35页 |
| 第四章 Turbo 码译码算法的 DSP 实现 | 第35-53页 |
| 4.1 DSP 软硬件开发环境简介 | 第35-41页 |
| 4.1.1 CCS 集成开发环境 | 第35-36页 |
| 4.1.2 DSP 开发板 | 第36-40页 |
| 4.1.3 硬件仿真器 | 第40-41页 |
| 4.2 译码算法的 DSP 实现 | 第41-51页 |
| 4.2.1 DSP 软件开发流程 | 第41-42页 |
| 4.2.2 译码算法 DSP 程序构成模块 | 第42-46页 |
| 4.2.3 DSP 代码的编写与优化分析 | 第46-49页 |
| 4.2.4 DSP 程序的编译与连接 | 第49-50页 |
| 4.2.5 译码算法 DSP 实现的性能分析 | 第50-51页 |
| 4.3 本章小结 | 第51-53页 |
| 第五章 结束语 | 第53-55页 |
| 致谢 | 第55-57页 |
| 参考文献 | 第57-60页 |