摘要 | 第6-8页 |
Abstract | 第8-9页 |
第一章 绪论 | 第14-24页 |
1.1 X射线脉冲星导航简介 | 第14-15页 |
1.2 课题研究的背景及意义 | 第15-16页 |
1.3 国内外研究现状 | 第16-19页 |
1.3.1 X射线脉冲星导航研究现状 | 第16-19页 |
1.3.2 X射线脉冲轮廓累积研究现状 | 第19页 |
1.4 实验的硬件系统介绍 | 第19-22页 |
1.4.1 FPGA技术简介 | 第19-21页 |
1.4.2 FPGA技术的特点 | 第21-22页 |
1.5 论文的主要研究内容及各章安排 | 第22-23页 |
1.6 论文创新点 | 第23-24页 |
第二章 基于MATLAB的脉冲轮廓累积 | 第24-32页 |
2.1 引言 | 第24页 |
2.2 时间测量电路介绍 | 第24-26页 |
2.3 历元叠加原理 | 第26页 |
2.4 MATLAB处理程序设计 | 第26-28页 |
2.5 X射线脉冲星脉冲轮廓累积 | 第28-29页 |
2.6 与西安光机所累积的结果对比 | 第29-30页 |
2.7 本章小结 | 第30-32页 |
第三章 脉冲轮廓累积的硬件实现 | 第32-54页 |
3.1 引言 | 第32-33页 |
3.2 脉冲轮廓累积模块的硬件转换 | 第33-48页 |
3.2.1 需要准备的文件 | 第33-34页 |
3.2.2 转换过程 | 第34-48页 |
3.3 硬件模块的仿真 | 第48-50页 |
3.3.1 modelsim硬件仿真软件 | 第48页 |
3.3.2 硬件模块的仿真 | 第48-50页 |
3.4 仿真结果对比 | 第50-51页 |
3.4.1 与MATLAB处理后的结果进行对比 | 第50-51页 |
3.4.2 误差的可行性 | 第51页 |
3.5 本章小结 | 第51-54页 |
第四章 嵌入式处理器及嵌入式操作系统简介 | 第54-66页 |
4.1 引言 | 第54页 |
4.2 XUP Virtex-Ⅱ Pro功能板 | 第54-57页 |
4.2.1 XUP Virtex-Ⅱ Pro功能板介绍 | 第54-56页 |
4.2.2 本系统所使用功能模块介绍 | 第56-57页 |
4.3 PowerPC 405微处理器介绍 | 第57-62页 |
4.3.1 嵌入式微处理器 | 第57-59页 |
4.3.2 PowerPC 405微处理器 | 第59-62页 |
4.4 嵌入式Linux操作系统 | 第62-65页 |
4.4.1 嵌入式操作系统 | 第62-64页 |
4.4.2 Linux操作系统 | 第64-65页 |
4.5 本章小结 | 第65-66页 |
第五章 比特流文件的生成及硬件模块的运行 | 第66-73页 |
5.1 引言 | 第66页 |
5.2 ISE介绍 | 第66-67页 |
5.3 ISE硬件模块综合 | 第67-68页 |
5.4 ISE硬件模块的布线 | 第68页 |
5.5 ISE生成比特流文件 | 第68-70页 |
5.6 用LED灯验证脉冲轮廓数据 | 第70-72页 |
5.7 本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 总结 | 第73页 |
6.2 展望 | 第73-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-81页 |
附录 攻读硕士期间发表的学术论文 | 第81页 |