SAR实时成像处理机采集和转置模块的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·SAR成像技术简介 | 第9-10页 |
·SAR成像技术应用 | 第10-11页 |
·SAR成像处理机国内外现状及发展趋势 | 第11页 |
·研究意义及内容 | 第11-12页 |
·本文结构安排 | 第12-14页 |
第二章 SAR实时成像系统原理及结构 | 第14-20页 |
·SAR实时处理机理论基础 | 第14-15页 |
·SAR成像理论 | 第14-15页 |
·距离向与方位向压缩处理 | 第15页 |
·SAR实时成像处理机系统构成 | 第15-19页 |
·系统总体指标和要求 | 第15-16页 |
·总体方案设计 | 第16-17页 |
·可行性分析 | 第17-18页 |
·回波信号数据采集板 | 第18-19页 |
·存储转置运算 | 第19页 |
·本章小结 | 第19-20页 |
第三章 数据采集板的设计与实现 | 第20-43页 |
·数据采集基础理论 | 第20-23页 |
·采样 | 第20-21页 |
·量化与量化误差 | 第21-23页 |
·SAR采集板技术指标 | 第23页 |
·数据采集板电路设计 | 第23-38页 |
·系统的硬件结构 | 第23-24页 |
·模数转换模块 | 第24-29页 |
·高速数据缓存模块 | 第29-31页 |
·数据采集控制模块 | 第31-34页 |
·总线控制模块 | 第34-35页 |
·PCB设计 | 第35-38页 |
·数据采集板的FPGA程序设计 | 第38-42页 |
·模数转换后的数据处理 | 第38-39页 |
·FIFO的配置和控制 | 第39-40页 |
·PCI本地总线的控制 | 第40-42页 |
·本章小结 | 第42-43页 |
第四章 转置存储模块的设计与实现 | 第43-68页 |
·转置存储模块概述 | 第43-44页 |
·数据存储量和吞吐量 | 第43-44页 |
·系统结构设计 | 第44页 |
·转置存储专用DDR控制器的设计 | 第44-59页 |
·MT46V64M16简介和主要操作指令 | 第45-52页 |
·基于DDR的高效分块映射转置存储算法 | 第52-56页 |
·基于FPGA的高效分块映射转置存储器的实现 | 第56-59页 |
·转置存储控制模块的设计 | 第59-61页 |
·乒乓缓存技术简介 | 第59-60页 |
·FPGA实现对存储器组的控制 | 第60-61页 |
·转置存储模块的软件仿真和硬件调试 | 第61-66页 |
·仿真结果及分析 | 第62-65页 |
·硬件调试结果及分析 | 第65-66页 |
·本章小结 | 第66-68页 |
第五章 系统调试与结果分析 | 第68-74页 |
·数据采集板单板调试 | 第68-71页 |
·硬件调试 | 第68页 |
·性能测试 | 第68-71页 |
·系统联调 | 第71-73页 |
·本章小结 | 第73-74页 |
第六章 总结 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-77页 |