摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-17页 |
1.1 研究背景及意义 | 第9-11页 |
1.2 相关技术发展状况 | 第11-15页 |
1.2.1 MIMO和SCFDE系统 | 第11-13页 |
1.2.2 FPGA | 第13-15页 |
1.3 本文主要研究内容 | 第15-17页 |
1.3.1 研究任务 | 第15页 |
1.3.2 论文结构及主要内容 | 第15-17页 |
第二章 MIMO-SCFDE系统原理 | 第17-27页 |
2.1 MIMO系统 | 第17-20页 |
2.1.1 MIMO系统模型 | 第17-19页 |
2.1.2 MIMO系统技术优势 | 第19-20页 |
2.2 SCFDE系统 | 第20-22页 |
2.2.1 SCFDE系统基本模型 | 第20-21页 |
2.2.2 SCFDE系统技术优势 | 第21-22页 |
2.3 MIMO-SCFD系统方案 | 第22-27页 |
2.3.1 MIMO-SCFDE模型 | 第22-24页 |
2.3.2 MIMO-SCFDE关键技术 | 第24-27页 |
第三章 MIMO-SCFDE系统发射机关键技术设计 | 第27-44页 |
3.1 发射机总体架构 | 第27-29页 |
3.2 帧结构 | 第29页 |
3.3 Turbo码 | 第29-31页 |
3.4 速率匹配 | 第31-33页 |
3.5 QPSK映射 | 第33-35页 |
3.6 空时块编码 | 第35-37页 |
3.7 帧头导频 | 第37-38页 |
3.8 RRC滤波器 | 第38-43页 |
3.8.1 RRC滤波器原理 | 第38-41页 |
3.8.2 RRC滤波器的设计 | 第41-43页 |
3.9 基于AD9125的DAC | 第43-44页 |
第四章 发射机部分关键技术的FPGA设计与实现 | 第44-57页 |
4.1 发射机整体设计流程 | 第44-45页 |
4.2 Turbo编码器的设计与实现 | 第45-51页 |
4.3 QPSK与STBC编码组帧的设计 | 第51-54页 |
4.4 成帧状态机的设计 | 第54-56页 |
4.5 实验室验证与野外测试 | 第56-57页 |
第五章 总结 | 第57-60页 |
5.1 本文研究成果 | 第57页 |
5.2 下一步工作 | 第57-60页 |
参考文献 | 第60-62页 |
致谢 | 第62-63页 |