首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

多核系统减少内存干扰技术的研究

摘要第5-7页
ABSTRACT第7-8页
第1章 绪论第11-21页
    1.1 研究背景第11-14页
    1.2 课题相关领域发展现状第14-18页
        1.2.1 共享Cache划分第14-16页
        1.2.2 DRAM访存请求调度第16-17页
        1.2.3 DRAM内存划分第17-18页
    1.3 论文的主要工作第18-19页
    1.4 本文的组织与结构第19-21页
第2章 相关背景知识第21-29页
    2.1 DRAM工作原理第21-25页
        2.1.1 现代DRAM的结构及特点第21-22页
        2.1.2 内存访问的基本时间第22-24页
        2.1.3 DRAM内存控制器第24-25页
    2.2 行缓冲(Row Buffer)冲突第25-26页
    2.3 页着色技术第26-27页
    2.4 Linux伙伴系统算法第27-28页
    2.5 本章小结第28-29页
第3章 内存感知的页分配策略研究第29-39页
    3.1 DRAM性能优化的原则第29-30页
    3.2 多核系统访存问题分析第30-32页
    3.3 程序性能与Bank并行性间的关系第32-34页
    3.4 内存感知页分配策略的核心思想第34-35页
    3.5 内存感知页分配策略的设计第35-38页
        3.5.1 Bank地址位第35-36页
        3.5.2 内存感知页分配策略设计第36-38页
    3.6 本章小结第38-39页
第4章 页分配与组调度融合的内存优化方法第39-49页
    4.1 PseudoShare框架概述第39页
    4.2 线程组划分第39-43页
        4.2.1 线程组划分第40-41页
        4.2.2 组内线程组织形式第41-43页
    4.3 内存组划分第43-44页
    4.4 线程组调度第44-46页
    4.5 内存带宽划分第46-47页
    4.6 Open Page和Close Page选择第47页
    4.7 本章小结第47-49页
第5章 实验与结果分析第49-59页
    5.1 实验平台与量化指标第49-51页
    5.2 实验结果分析第51-57页
        5.2.1 系统性能分析第51-54页
        5.2.2 公平性分析第54-56页
        5.2.3 功耗效率分析第56页
        5.2.4 敏感度分析第56-57页
    5.3 本章小结第57-59页
第6章 总结与展望第59-63页
    6.1 工作总结第59页
    6.2 进一步工作及展望第59-63页
致谢第63-65页
参考文献第65-73页
附录第73-74页
详细摘要第74-76页

论文共76页,点击 下载论文
上一篇:基于弹性多尺度熵的网络流量时空特性研究
下一篇:脑卒中的脑电信号特征提取研究