基于CMOS的心电信号前端检测电路的设计
中文摘要 | 第3-4页 |
Abstract | 第4页 |
第1章 绪论 | 第8-14页 |
1.1 心电信号前端检测研究的意义 | 第8-9页 |
1.2 国内外研究现状及发展趋势 | 第9-12页 |
1.2.1 国外研究现状及发展趋势 | 第9-11页 |
1.2.2 国内研究现状及发展趋势 | 第11-12页 |
1.3 本论文研究的主要内容 | 第12页 |
1.4 本论文的组织结构 | 第12-14页 |
第2章 心电信号前端检测的工作原理与性能参数 | 第14-29页 |
2.1 心电信号前端检测的工作原理 | 第14-23页 |
2.1.1 输入级 | 第14-16页 |
2.1.2 高增益级 | 第16页 |
2.1.3 补偿电路 | 第16-20页 |
2.1.4 偏置电路 | 第20-21页 |
2.1.5 输出级 | 第21-23页 |
2.2 心电信号前端检测的性能参数 | 第23-28页 |
2.2.1 增益 | 第23页 |
2.2.2 共模输入范围 | 第23-25页 |
2.2.3 输出摆幅 | 第25页 |
2.2.4 频率特性 | 第25-26页 |
2.2.5 失调 | 第26-27页 |
2.2.6 共模抑制比 | 第27-28页 |
2.2.7 电源抑制比 | 第28页 |
2.3 本章小结 | 第28-29页 |
第3章 心电信号前端检测电路的设计 | 第29-43页 |
3.1 系统的整体设计 | 第29页 |
3.2 高增益级电路 | 第29-35页 |
3.2.1 套筒式放大器结构 | 第30-31页 |
3.2.2 折叠式共源共栅放大器结构 | 第31-33页 |
3.2.3 两级运放放大器的结构 | 第33-35页 |
3.3 噪声分析 | 第35-37页 |
3.4 心电信号前端检测电路的设计 | 第37-42页 |
3.4.1 两级运放的设计 | 第37-39页 |
3.4.2 反馈电路的设计 | 第39-41页 |
3.4.3 偏置电路的设计 | 第41-42页 |
3.5 本章小结 | 第42-43页 |
第4章 心电信号前端检测的仿真及分析结果 | 第43-52页 |
4.1 交流仿真 | 第43-45页 |
4.2 共模抑制比仿真 | 第45-46页 |
4.3 电源抑制比仿真 | 第46-48页 |
4.4 噪声仿真 | 第48-50页 |
4.5 功率仿真 | 第50-51页 |
4.6 本章小结 | 第51-52页 |
第5章 心电信号前端检测的版图设计 | 第52-61页 |
5.1 版图设计与分析 | 第52-55页 |
5.1.1 版图设计的对称 | 第52页 |
5.1.2 信号走线 | 第52-53页 |
5.1.3 版图设计遇到的问题 | 第53-55页 |
5.1.4 版图布局 | 第55页 |
5.2 心电信号前端检测的版图设计与验证 | 第55-59页 |
5.2.1 心电信号前端检测的版图设计 | 第55-56页 |
5.2.2 心电信号前端检测的版图的DRC验证 | 第56-57页 |
5.2.3 心电信号前端检测的版图的LVS验证 | 第57-59页 |
5.3 本章小结 | 第59-61页 |
结论 | 第61-62页 |
参考文献 | 第62-68页 |
致谢 | 第68-69页 |