首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的数字串行总线分析仪的设计

摘要第4-5页
abstract第5页
第1章 绪论第8-12页
    1.1 论文研究背景及意义第8-9页
    1.2 国内外发展情况第9-10页
    1.3 本文的主要研究内容第10-12页
第2章 整体设计第12-16页
    2.1 离线总线分析仪方案论证第12-13页
    2.2 在线式总线分析仪方案论证第13-14页
    2.3 系统整体设计第14-16页
第3章 FPGA下位机各功能模块设计及验证第16-43页
    3.1 下位机设计思路第16-20页
    3.2 数据整合模块第20-22页
    3.3 SDRAM控制器模块第22-26页
    3.4 FT232H模块驱动第26-27页
    3.5 核心控制模块第27-28页
    3.6 下位机与上位机通信方案第28-39页
    3.7 上位机的UART接口设计第39-43页
第4章 Python上位机软件的设计与实现第43-47页
    4.1 Python编程语言的由来,发展历史以及优势第43页
    4.2 软件框架以及预期目标功能需求第43-44页
    4.3 GUI的界面规划与实现第44页
    4.4 算法的设计与实现第44页
    4.5 GUI展示静默展示第44-47页
第5章 可编程逻辑器件制图第47-52页
    5.1 Altium Designer简介第47页
    5.2 PCB文件绘制方法第47页
    5.3 绘制PCB工程的规划第47-48页
    5.4 原理图绘制以及注意事项第48-50页
    5.5 PCB文件绘制以及注意事项第50-52页
第6章 总结第52-53页
参考文献第53-54页
致谢第54页

论文共54页,点击 下载论文
上一篇:失水山梨醇聚油酸酯的合成研究
下一篇:给自己一个家:未婚购房与女性自我认同的建构