蓝牙4.0数字接收基带电路的设计与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 主要内容和设计指标 | 第11-13页 |
1.3.1 主要内容 | 第11-12页 |
1.3.2 设计指标 | 第12-13页 |
1.4 论文的组织结构 | 第13-15页 |
第二章 蓝牙4.0系统概述 | 第15-19页 |
2.1 跳频通信简介 | 第15页 |
2.2 低功耗蓝牙4.0标准概述 | 第15-17页 |
2.3 低功耗蓝牙4.0应用场景 | 第17页 |
2.4 低功耗蓝牙4.0接收机设计中的关键问题 | 第17-18页 |
2.5 本章小结 | 第18-19页 |
第三章 低功耗蓝牙数字接收基带系统设计 | 第19-41页 |
3.1 基于前导码检测的频率偏移补偿技术 | 第19-21页 |
3.2 改进型位同步 | 第21-25页 |
3.3 数字接收基带算法设计 | 第25-39页 |
3.3.1 接收机解调算法分析 | 第27-29页 |
3.3.2 接收机结构 | 第29-30页 |
3.3.3 下变频和抗镜像设计 | 第30-33页 |
3.3.4 直接鉴相解调设计 | 第33-35页 |
3.3.5 频率偏移补偿 | 第35-37页 |
3.3.6 位同步和判决 | 第37-38页 |
3.3.7 比特流处理 | 第38-39页 |
3.4 本章小结 | 第39-41页 |
第四章 低功耗蓝牙数字接收基带电路设计 | 第41-59页 |
4.1 数字下变频模块设计 | 第41-42页 |
4.2 滤波器模块设计 | 第42-50页 |
4.2.1 定点仿真 | 第42-44页 |
4.2.2 滤波器结构优化 | 第44-50页 |
4.3 鉴相解调器模块设计 | 第50-51页 |
4.4 频率偏移补偿模块设计 | 第51-54页 |
4.5 位同步及判决 | 第54页 |
4.6 比特流处理 | 第54-56页 |
4.7 数字接收基带电路RTL仿真 | 第56-58页 |
4.8 本章小结 | 第58-59页 |
第五章 低功耗蓝牙4.0数字接收基带的验证测试 | 第59-71页 |
5.1 数字接收基带FPGA验证平台设计 | 第59-61页 |
5.2 数字接收基带功能验证 | 第61-65页 |
5.3 性能测试及总结 | 第65-67页 |
5.4 综合及资源分析 | 第67-69页 |
5.5 本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 总结 | 第71页 |
6.2 展望 | 第71-73页 |
参考文献 | 第73-77页 |
致谢 | 第77-79页 |
攻读硕士学位期间发表论文 | 第79页 |