基于直接数字频率合成技术的信号发生器设计
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-15页 |
| 第一章 绪论 | 第15-21页 |
| 1.1 频率合成技术的研究背景 | 第15页 |
| 1.2 频率合成技术的发展历程及各阶段特征 | 第15-17页 |
| 1.2.1 直接频率合成 | 第15-16页 |
| 1.2.2 锁相式频率合成 | 第16页 |
| 1.2.3 直接数字频率合成 | 第16-17页 |
| 1.3 DDS技术特点 | 第17-18页 |
| 1.4 本论文研究的意义及内容安排 | 第18-21页 |
| 第二章 DDS技术原理及频谱分析 | 第21-37页 |
| 2.1 DDS的基本结构 | 第21-22页 |
| 2.2 DDS的基本原理 | 第22-26页 |
| 2.3 DDS系统的理想输出频谱 | 第26-29页 |
| 2.4 DDS系统的非理想输出频谱 | 第29-32页 |
| 2.4.1 相位截断引入的杂散 | 第29-30页 |
| 2.4.2 DAC的非理想效应 | 第30-31页 |
| 2.4.3 波形存储器幅度量化误差 | 第31-32页 |
| 2.5 DDS杂散消除方法以及分析 | 第32-35页 |
| 2.5.1 压缩波形存储器的容量 | 第32-34页 |
| 2.5.2 使频率控制字与 2^Q互质 | 第34页 |
| 2.5.3 抖动注入技术 | 第34-35页 |
| 2.6 本章小结 | 第35-37页 |
| 第三章 直接数字频率合成电路的设计 | 第37-49页 |
| 3.1 相位累加器设计及改进 | 第37-40页 |
| 3.2 相位抖动改善电路 | 第40-41页 |
| 3.3 ROM波形存储器的设计 | 第41-44页 |
| 3.3.1 波形存储器压缩结构的选定 | 第41-42页 |
| 3.3.2 波形存储器位宽的Matlab仿真 | 第42-44页 |
| 3.4 地址查找和数据转换模块 | 第44-47页 |
| 3.5 本章小结 | 第47-49页 |
| 第四章 基于DDS技术的信号源设计 | 第49-65页 |
| 4.1 线性调频信号源 | 第49-51页 |
| 4.2 数字通信系统信号源 | 第51-57页 |
| 4.2.1 幅移键控 | 第51-52页 |
| 4.2.2 频移键控 | 第52-53页 |
| 4.2.3 相移键控 | 第53-54页 |
| 4.2.4 码分多址的扩频通信 | 第54-57页 |
| 4.3 码间干扰的改进电路 | 第57-63页 |
| 4.3.1 升余弦滤波器分析与设计 | 第57-60页 |
| 4.3.2 硬件电路设计与实现 | 第60-63页 |
| 4.4 本章小结 | 第63-65页 |
| 第五章 DDS信号发生器的FPGA测试验证 | 第65-73页 |
| 5.1 测试平台 | 第65-66页 |
| 5.2 任意信号发生器电路性能测试 | 第66-72页 |
| 5.3 本章小结 | 第72-73页 |
| 第六章 总结与展望 | 第73-75页 |
| 6.1 论文总结 | 第73页 |
| 6.2 工作展望 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 致谢 | 第77-79页 |
| 作者简介 | 第79-80页 |