HDMI视频信息泄漏抑制电路的设计技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景 | 第17-18页 |
1.2 本文主要工作及所取得的研究成果 | 第18-21页 |
第二章 HDMI视频信息泄漏抑制方案研究 | 第21-37页 |
2.1 HDMI传输系统简介 | 第21-25页 |
2.1.1 HDMI传输链路结构 | 第21-22页 |
2.1.2 数据传输模式 | 第22-23页 |
2.1.3 TMDS电气特性与信息泄漏隐患 | 第23-25页 |
2.2 数字视频泄漏抑制方法 | 第25-29页 |
2.2.1 数字视频泄漏机理及抑制方法 | 第25-26页 |
2.2.2 白噪声和伪随机序列 | 第26-28页 |
2.2.3 随机置乱 | 第28-29页 |
2.3 HDMI冗余色深置乱 | 第29-34页 |
2.3.1 色彩深度 | 第29-30页 |
2.3.2 冗余色深置乱 | 第30-32页 |
2.3.3 扩展位数的确定 | 第32-33页 |
2.3.4 置乱前后的频谱对比分析 | 第33-34页 |
2.4 总体实现方案 | 第34-37页 |
2.4.1 电路设计总体方案 | 第35页 |
2.4.2 电路设计需求分析 | 第35-37页 |
第三章 HDMI数字影音格式研究 | 第37-51页 |
3.1 数字视频格式 | 第37-43页 |
3.1.1 色彩空间 | 第37-39页 |
3.1.2 像素编码 | 第39-41页 |
3.1.3 设计需求格式分析 | 第41-43页 |
3.2 数字音频格式 | 第43-45页 |
3.2.1 音频编码格式 | 第43-44页 |
3.2.2 音频时钟恢复技术 | 第44-45页 |
3.3 控制配置 | 第45-50页 |
3.3.1 热插拔检测 | 第46页 |
3.3.2 HDCP授权认证协议 | 第46-47页 |
3.3.3 EDID读取 | 第47-50页 |
3.4 电路设计方案细化 | 第50-51页 |
第四章 原理电路设计 | 第51-69页 |
4.1 编解码电路设计 | 第51-58页 |
4.1.1 编解码芯片选型 | 第51页 |
4.1.2 解码芯片的工作原理 | 第51-52页 |
4.1.3 视频格式配置 | 第52-55页 |
4.1.4 音频格式配置 | 第55-57页 |
4.1.5 编码芯片电路设计 | 第57-58页 |
4.2 控制配置电路设计 | 第58-63页 |
4.2.1 I2C总线 | 第58-60页 |
4.2.2 控制配置系统设计 | 第60-61页 |
4.2.3 I2C主机的设计 | 第61-63页 |
4.3 信号处理电路设计 | 第63-66页 |
4.3.1 器件选型 | 第63-64页 |
4.3.2 FPGA逻辑电路设计 | 第64-65页 |
4.3.3 FPGA配置电路设计 | 第65-66页 |
4.4 电源电路设计 | 第66-69页 |
4.4.1 电源需求分析与器件选型 | 第66-68页 |
4.4.2 上电顺序 | 第68-69页 |
第五章 高速数字PCB设计 | 第69-93页 |
5.1 PCB叠层设计 | 第69-70页 |
5.2 PCB的布局布线 | 第70-72页 |
5.3 信号完整性设计 | 第72-83页 |
5.3.1 单网络的反射 | 第72-74页 |
5.3.2 多网络间的串扰 | 第74-81页 |
5.3.3 时序 | 第81-83页 |
5.4 电源分配网络设计与电源完整性分析 | 第83-89页 |
5.4.1 PDN拓扑结构 | 第84页 |
5.4.2 基于目标阻抗的PDN设计 | 第84-86页 |
5.4.3 电源地平面谐振 | 第86-89页 |
5.5 测试验证 | 第89-93页 |
5.5.1 性能测试 | 第89页 |
5.5.2 抑制算法测试验证 | 第89-93页 |
第六章 总结与展望 | 第93-95页 |
6.1 全文总结 | 第93-94页 |
6.2 研究展望 | 第94-95页 |
参考文献 | 第95-97页 |
致谢 | 第97-99页 |
作者简介 | 第99-100页 |