摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 研究工作的背景与意义 | 第9页 |
1.2 国内外发展现状 | 第9-12页 |
1.3 本文的主要贡献 | 第12-13页 |
1.4 结构安排 | 第13-14页 |
1.5 本章小结 | 第14-15页 |
第二章 宽带CHIRP合成及其关键技术 | 第15-32页 |
2.1 宽带CHIRP信号合成技术 | 第15-19页 |
2.1.1 宽带CHIRP信号合成技术简介及发展 | 第15-16页 |
2.1.2 CHIRP信号合成技术的关键技术指标 | 第16-19页 |
2.2 数字合成技术 | 第19-25页 |
2.2.1 数字合成概念及优缺点 | 第19-20页 |
2.2.2 DDS的基本原理 | 第20-23页 |
2.2.3 DDS的杂散分析 | 第23-25页 |
2.3 模拟合成技术 | 第25-31页 |
2.3.1 锁相环基本原理 | 第25-28页 |
2.3.2 锁相环中的系统组成 | 第28-31页 |
2.4 本章小结 | 第31-32页 |
第三章 宽带高线性度低杂散CHIRP信号的实现方案研究 | 第32-39页 |
3.1 系统功能要求 | 第32页 |
3.2 系统指标要求 | 第32-33页 |
3.2.1 合成的CHIRP信号 | 第32页 |
3.2.2 本振信号 | 第32-33页 |
3.2.3 时钟信号 | 第33页 |
3.2.4 故障检测要求 | 第33页 |
3.3 数字宽带、低杂散设计 | 第33-36页 |
3.3.1 系统方案论证 | 第33-34页 |
3.3.2 器件选择 | 第34-35页 |
3.3.3 具体电路组成 | 第35-36页 |
3.4 性能分析 | 第36-37页 |
3.4.1 相位噪声评估 | 第36页 |
3.4.2 杂散电平评估 | 第36-37页 |
3.5 结构设计 | 第37页 |
3.6 关键技术 | 第37-38页 |
3.7 本章小结 | 第38-39页 |
第四章 宽带高线性度低杂散CHIRP信号合成系统设计 | 第39-64页 |
4.1 CHIRP信号合成系统电路设计 | 第39-54页 |
4.1.1 CHIRP信号合成系统硬件方案设计 | 第39-52页 |
4.1.2 CHIRP信号合成系统软件方案设计 | 第52-54页 |
4.2 CHIRP信号合成系统软件设计实现 | 第54-61页 |
4.2.1 上电复位信号软件设计与实现 | 第55-56页 |
4.2.2 系统主程序软件设计与实现 | 第56-60页 |
4.2.3 串并转换信号软件设计与实现 | 第60-61页 |
4.3 PCB电路板的设计 | 第61-63页 |
4.3.1 电路板布局 | 第62页 |
4.3.2 电路板布线 | 第62页 |
4.3.3 电源滤波 | 第62页 |
4.3.4 接地 | 第62-63页 |
4.4 本章小结 | 第63-64页 |
第五章 CHIRP信号合成系统实验仿真结果分析 | 第64-71页 |
5.1 CHIRP信号合成系统调试 | 第66-68页 |
5.2 CHIRP信号合成系统测试结果及分析 | 第68-70页 |
5.3 本章小结 | 第70-71页 |
第六章 结论与展望 | 第71-73页 |
6.1 结论 | 第71页 |
6.2 展望 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
攻读硕士学位期间取得的成果 | 第77-78页 |