数字脉冲与随机序列产生及控制模块设计
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-15页 |
1.1 研究价值和意义 | 第10-11页 |
1.2 国内外发展现状 | 第11-12页 |
1.3 本文主要工作 | 第12-15页 |
1.3.1 技术指标及主要任务 | 第12-13页 |
1.3.2 本文的工作内容与章节安排 | 第13-15页 |
第二章 总体方案设计 | 第15-26页 |
2.1 总体方案设计 | 第15-25页 |
2.1.1 时钟模块方案设计 | 第16-19页 |
2.1.2 数字脉冲控制模块方案设计 | 第19-21页 |
2.1.3 数字脉冲合成模块方案设计 | 第21页 |
2.1.4 随机序列控制模块方案设计 | 第21-23页 |
2.1.5 随机源硬件产生方案设计 | 第23-25页 |
2.2 本章小结 | 第25-26页 |
第三章 数字脉冲合成及控制模块设计 | 第26-52页 |
3.1 工作模式控制电路设计 | 第26-38页 |
3.1.1 数字脉冲参数分析 | 第27-29页 |
3.1.2 工作模式分类 | 第29-33页 |
3.1.3 模式控制模块电路设计 | 第33-38页 |
3.2 脉冲类型及码型电路模块设计 | 第38-44页 |
3.2.1 脉冲类型归一化电路设计 | 第38-39页 |
3.2.2 码型转换电路设计 | 第39-42页 |
3.2.3 码型锐化及合成模块电路设计 | 第42-44页 |
3.3 高精度定时电路设计 | 第44-48页 |
3.3.1 脉冲宽度定时电路设计 | 第44-45页 |
3.3.2 信号延时定时电路设计 | 第45-46页 |
3.3.3 皮秒级定时电路设计 | 第46-48页 |
3.4 脉宽及延时校准 | 第48-51页 |
3.4.1 脉宽及延时校准参数设置 | 第48-49页 |
3.4.2 脉宽及延时校准流程 | 第49-50页 |
3.4.3 脉宽及延时校准结果 | 第50-51页 |
3.5 本章小结 | 第51-52页 |
第四章 随机序列模块电路设计 | 第52-60页 |
4.1 随机源模块电路设计 | 第52-55页 |
4.2 随机性处理模块电路设计 | 第55-57页 |
4.3 随机序列自检测模块电路设计 | 第57-59页 |
4.3.1 随机序列频数检测模块电路设计 | 第58-59页 |
4.3.2 随机序列游程检测模块电路设计 | 第59页 |
4.4 本章小结 | 第59-60页 |
第五章 电路测试与分析 | 第60-71页 |
5.1 数字脉冲模块电路测试与分析 | 第60-69页 |
5.1.1 工作模式测试与分析 | 第60-65页 |
5.1.2 码型测试与分析 | 第65-66页 |
5.1.3 延时及脉宽测试与分析 | 第66-69页 |
5.2 随机序列模块电路测试与分析 | 第69-70页 |
5.3 本章小结 | 第70-71页 |
第六章 结束语 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
攻读硕士期间取得的研究成果 | 第76-77页 |
附录 | 第77-78页 |