适用于PLB4的SDRAM控制器的设计与验证
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
缩略语对照表 | 第10-13页 |
第一章 绪论 | 第13-17页 |
·课题研究背景 | 第13-15页 |
·论文主要的研究工作 | 第15页 |
·论文的章节安排 | 第15-17页 |
第二章 PLB总线结构 | 第17-29页 |
·引言 | 第17页 |
·主级和从级 | 第17-18页 |
·PLB总线主要特征 | 第18页 |
·PLB总线的地址和数据周期 | 第18页 |
·PL4总线信号 | 第18-23页 |
·PLB系统信号 | 第19页 |
·PLB仲裁信号 | 第19-21页 |
·传输限制信号 | 第21页 |
·PLB读数据总线信号 | 第21-22页 |
·PLB写数据总线信号 | 第22-23页 |
·PLB总线时序 | 第23-27页 |
·单一读传输时序 | 第23-24页 |
·单一写传输时序 | 第24-25页 |
·固定长度的突发读传输时序 | 第25-26页 |
·固定长度的突发写传输时序 | 第26-27页 |
·本章小结 | 第27-29页 |
第三章 SDRAMMCPLB4控制器的设计及实现 | 第29-57页 |
·SDRAMPLB4系统应用框图 | 第29-30页 |
·PLB SLAVE模块设计 | 第30-31页 |
·功能描述 | 第30页 |
·接口信号描述 | 第30-31页 |
·MCIF2SD模块设计 | 第31-34页 |
·功能描述 | 第31-32页 |
·接口信号描述 | 第32-33页 |
·操作原理及实现 | 第33-34页 |
·DCR接口模块设计 | 第34-35页 |
·功能描述 | 第34页 |
·接口信号描述 | 第34-35页 |
·SDRAM控制器模块的设计 | 第35-55页 |
·SDRAM芯片内部结构介绍 | 第35-36页 |
·SDRAM接口命令及常用概念介绍 | 第36-39页 |
·SDRAM控制器内部功能模块设计 | 第39-55页 |
·本章小结 | 第55-57页 |
第四章 SDRAMMCPLB4控制器设计的验证 | 第57-71页 |
·验证环境与验证平台 | 第57-58页 |
·验证环境 | 第57页 |
·验证平台的搭建 | 第57-58页 |
·验证方法 | 第58页 |
·验证文件结构 | 第58-59页 |
·BFL编程语言简介 | 第59-61页 |
·SDRAMMCPLB4控制器的仿真 | 第61-70页 |
·Plb_slaver模块接口时序仿真 | 第61-62页 |
·MCIF2SD模块接口时序仿真 | 第62-64页 |
·SDRAM控制器初始化过程的仿真分析 | 第64-65页 |
·SDRAM控制器单拍写时序仿真分析 | 第65-66页 |
·SDRAM控制器四字突发读写时序 | 第66-68页 |
·SDRAM控制器读修改写时序 | 第68-70页 |
·本章小结 | 第70-71页 |
第五章 总结 | 第71-73页 |
·研究结论 | 第71页 |
·研究展望 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |