| 摘要 | 第1-6页 |
| ABSTRACT | 第6-15页 |
| 第一章 绪论 | 第15-21页 |
| ·论文的研究背景和意义 | 第15-17页 |
| ·∑△ADC的发展历史研究现状以及存在的问题 | 第17-19页 |
| ·∑△ADC的发展历史及研究现状 | 第17-18页 |
| ·存在的问题 | 第18-19页 |
| ·论文的主要研究内容和创新点 | 第19-20页 |
| ·主要研究内容 | 第19页 |
| ·主要创新点 | 第19-20页 |
| ·论文的结构安排 | 第20-21页 |
| 第二章 ADC的工作原理 | 第21-31页 |
| ·ADC的基本概念 | 第21-25页 |
| ·采样 | 第21-22页 |
| ·量化 | 第22-24页 |
| ·编码 | 第24-25页 |
| ·奈奎斯特ADC | 第25-27页 |
| ·SAR ADC | 第25页 |
| ·Sub-ranging ADC和Two-step ADC | 第25-26页 |
| ·Flash ADC | 第26-27页 |
| ·ΣΔ ADC | 第27-31页 |
| ·∑△ADC的原理 | 第27-29页 |
| ·提高∑△ADC的性能 | 第29-31页 |
| 第三章 ∑△ADC系统分析与仿真 | 第31-55页 |
| ·∑△ADC系统的建模 | 第31-35页 |
| ·离散时间∑△ADC | 第31-33页 |
| ·连续时间∑△ADC | 第33-35页 |
| ·离散时间和连续时间的等效转换 | 第35-37页 |
| ·CT-DT混合结构∑△ADC系统分析与行为级仿真 | 第37-55页 |
| ·CT-DT混合结构系统分析 | 第38-42页 |
| ·CT-DT混合结构系统行为级仿真与验证 | 第42-44页 |
| ·CT-DT混合结构非理想因素分析 | 第44-55页 |
| 第四章 数字噪声耦合技术 | 第55-65页 |
| ·降低DEM逻辑复杂度已有的技术 | 第55-57页 |
| ·数字∑△调制技术 | 第55-56页 |
| ·Leslie-Singh技术 | 第56-57页 |
| ·数字噪声耦合技术 | 第57-59页 |
| ·传统的噪声耦合技术 | 第57页 |
| ·数字噪声耦合技术 | 第57-58页 |
| ·性能的比较 | 第58-59页 |
| ·数字噪声耦合技术非理想因素分析 | 第59-61页 |
| ·基于数字噪声耦合技术CT-DT混合∑△ADC系统设计与仿真 | 第61-65页 |
| 第五章 ∑△ADC的电路设计与验证 | 第65-89页 |
| ·积分器电路的设计 | 第65-75页 |
| ·第一级连续时间积分器 | 第65-67页 |
| ·第二级离散时间积分器 | 第67-69页 |
| ·运放的设计 | 第69-71页 |
| ·开关电容补偿电路 | 第71-75页 |
| ·多比特DAC电路的设计 | 第75-78页 |
| ·第一级反馈DAC | 第75-76页 |
| ·第二级反馈DAC | 第76-78页 |
| ·动态元件匹配DEM电路设计 | 第78-81页 |
| ·带有噪声整形功能量化器的设计 | 第81-84页 |
| ·数字模块的设计 | 第84-85页 |
| ·系统时钟电路 | 第85-86页 |
| ·电路实现小结 | 第86-89页 |
| 第六章 版图研究与设计 | 第89-97页 |
| ·版图设计基本规则 | 第89页 |
| ·噪声 | 第89-90页 |
| ·匹配 | 第90-91页 |
| ·∑△ADC版图设计 | 第91-95页 |
| ·运放的版图 | 第91-92页 |
| ·带整形功能量化器的版图 | 第92-93页 |
| ·DWA版图 | 第93页 |
| ·Σ△ADC整体版图 | 第93-95页 |
| ·∑△ADC电路后仿 | 第95-97页 |
| 第七章 工作总结与展望 | 第97-99页 |
| ·工作总结 | 第97-98页 |
| ·展望 | 第98-99页 |
| 参考文献 | 第99-103页 |
| 致谢 | 第103-105页 |
| 在读期间发表的学术论文与取得的研究成果 | 第105页 |