首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于数字噪声耦合技术的连续时间和离散时间混合∑ΔADC的研究

摘要第1-6页
ABSTRACT第6-15页
第一章 绪论第15-21页
   ·论文的研究背景和意义第15-17页
   ·∑△ADC的发展历史研究现状以及存在的问题第17-19页
     ·∑△ADC的发展历史及研究现状第17-18页
     ·存在的问题第18-19页
   ·论文的主要研究内容和创新点第19-20页
     ·主要研究内容第19页
     ·主要创新点第19-20页
   ·论文的结构安排第20-21页
第二章 ADC的工作原理第21-31页
   ·ADC的基本概念第21-25页
     ·采样第21-22页
     ·量化第22-24页
     ·编码第24-25页
   ·奈奎斯特ADC第25-27页
     ·SAR ADC第25页
     ·Sub-ranging ADC和Two-step ADC第25-26页
     ·Flash ADC第26-27页
   ·ΣΔ ADC第27-31页
     ·∑△ADC的原理第27-29页
     ·提高∑△ADC的性能第29-31页
第三章 ∑△ADC系统分析与仿真第31-55页
   ·∑△ADC系统的建模第31-35页
     ·离散时间∑△ADC第31-33页
     ·连续时间∑△ADC第33-35页
   ·离散时间和连续时间的等效转换第35-37页
   ·CT-DT混合结构∑△ADC系统分析与行为级仿真第37-55页
     ·CT-DT混合结构系统分析第38-42页
     ·CT-DT混合结构系统行为级仿真与验证第42-44页
     ·CT-DT混合结构非理想因素分析第44-55页
第四章 数字噪声耦合技术第55-65页
   ·降低DEM逻辑复杂度已有的技术第55-57页
     ·数字∑△调制技术第55-56页
     ·Leslie-Singh技术第56-57页
   ·数字噪声耦合技术第57-59页
     ·传统的噪声耦合技术第57页
     ·数字噪声耦合技术第57-58页
     ·性能的比较第58-59页
   ·数字噪声耦合技术非理想因素分析第59-61页
   ·基于数字噪声耦合技术CT-DT混合∑△ADC系统设计与仿真第61-65页
第五章 ∑△ADC的电路设计与验证第65-89页
   ·积分器电路的设计第65-75页
     ·第一级连续时间积分器第65-67页
     ·第二级离散时间积分器第67-69页
     ·运放的设计第69-71页
     ·开关电容补偿电路第71-75页
   ·多比特DAC电路的设计第75-78页
     ·第一级反馈DAC第75-76页
     ·第二级反馈DAC第76-78页
   ·动态元件匹配DEM电路设计第78-81页
   ·带有噪声整形功能量化器的设计第81-84页
   ·数字模块的设计第84-85页
   ·系统时钟电路第85-86页
   ·电路实现小结第86-89页
第六章 版图研究与设计第89-97页
   ·版图设计基本规则第89页
   ·噪声第89-90页
   ·匹配第90-91页
   ·∑△ADC版图设计第91-95页
     ·运放的版图第91-92页
     ·带整形功能量化器的版图第92-93页
     ·DWA版图第93页
     ·Σ△ADC整体版图第93-95页
   ·∑△ADC电路后仿第95-97页
第七章 工作总结与展望第97-99页
   ·工作总结第97-98页
   ·展望第98-99页
参考文献第99-103页
致谢第103-105页
在读期间发表的学术论文与取得的研究成果第105页

论文共105页,点击 下载论文
上一篇:输电线路山火跳闸机理的模拟实验和数值模拟研究
下一篇:射频前端无电感低噪声放大器及移相器的研究与设计