伪码连续波应答机模拟器中频处理机设计与实现
摘要 | 第1-6页 |
Abstract | 第6-12页 |
第1章 绪论 | 第12-17页 |
·课题研究背景和意义 | 第12页 |
·国内外发展现状 | 第12-16页 |
·本文研究内容 | 第16-17页 |
第2章 伪码连续波应答机模拟器原理 | 第17-23页 |
·距离模拟原理 | 第17-20页 |
·多普勒频率模拟原理 | 第20-22页 |
·本章小结 | 第22-23页 |
第3章 应答机模拟器中频处理机硬件电路设计 | 第23-44页 |
·系统整体功能 | 第23页 |
·系统组成框图 | 第23-25页 |
·各模块电路设计 | 第25-43页 |
·中频输入调理 | 第25-26页 |
·A/D转换电路 | 第26-27页 |
·D/A转换及放大滤波电路 | 第27-29页 |
·FPGA信号处理电路 | 第29-32页 |
·DSP信号处理电路 | 第32-36页 |
·复位管理电路 | 第36-37页 |
·电源管理电路 | 第37-41页 |
·时钟管理电路 | 第41-42页 |
·RS-422接口电路 | 第42-43页 |
·本章小结 | 第43-44页 |
第4章 FPGA设计 | 第44-50页 |
·FPGA信号处理电路功能 | 第44页 |
·FPGA整体设计 | 第44-46页 |
·FPGA工作流程 | 第46-47页 |
·FPGA概要设计 | 第47-49页 |
·距离模拟模块 | 第47-48页 |
·载波多普勒频率模拟模块 | 第48页 |
·FPGA资源使用情况 | 第48-49页 |
·本章小结 | 第49-50页 |
第5章 DSP设计 | 第50-58页 |
·DSP数据处理电路功能 | 第50页 |
·DSP整体设计 | 第50-51页 |
·接口分配关系 | 第51-52页 |
·软件流程设计 | 第52-57页 |
·DSP主程序流程 | 第52-53页 |
·DSP初始化流程 | 第53-54页 |
·中断服务子程序 | 第54-55页 |
·数据处理流程图 | 第55-57页 |
·本章小结 | 第57-58页 |
第6章 测试和验证 | 第58-63页 |
·FPGA测试 | 第58-59页 |
·DSP测试 | 第59页 |
·A/D测试 | 第59-60页 |
·D/A测试 | 第60-61页 |
·模拟功能验证测试 | 第61-62页 |
·距离模拟测试 | 第61-62页 |
·多普勒频率模拟测试 | 第62页 |
·本章小结 | 第62-63页 |
结束语 | 第63-64页 |
附录:伪码连续波应答机模拟器中频处理机硬件实物图 | 第64-65页 |
参考文献 | 第65-68页 |
攻读学位期间发表论文与研究成果清单 | 第68-69页 |
致谢 | 第69页 |